嵌入式SDRAM控制器设计研究
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-15页 |
·存储器简介 | 第9-12页 |
·存储器的分类 | 第9-12页 |
·存储器的技术指标 | 第12页 |
·论文意义 | 第12-13页 |
·论文工作及章节安排 | 第13-15页 |
第二章 SDRAM 与嵌入式系统 | 第15-33页 |
·嵌入式系统相关知识 | 第15-18页 |
·各种DRAM 技术 | 第18-22页 |
·SDRAM 单元概述 | 第22-24页 |
·SDRAM 读写操作 | 第24-28页 |
·SDRAM 控制器基本功能 | 第28-31页 |
·本章小结 | 第31-33页 |
第三章 SDRAM 控制器设计实现 | 第33-45页 |
·SDRAM 控制器总体结构设计 | 第33-34页 |
·顶层接口设计 | 第34-35页 |
·SDRAM 控制器的状态机设计 | 第35-39页 |
·存储器初始化状态机设计 | 第36页 |
·自动刷新与自刷新状态机设计 | 第36-37页 |
·读/写操作状态机设计 | 第37-39页 |
·配置寄存器定义 | 第39-43页 |
·片以及行列管脚分配 | 第39-40页 |
·SDRAM 接口的初始化 | 第40-41页 |
·配置寄存器定义 | 第41页 |
·SDRAM 存储及时序参数寄存器0 的设置 | 第41-42页 |
·SDRAM 存储及时序参数寄存器1 的设置 | 第42页 |
·SDRAM 存储器初始化模式寄存器的设置 | 第42-43页 |
·本章小结 | 第43-45页 |
第四章 仲裁器的设计 | 第45-57页 |
·命令服务优先级判断逻辑设计 | 第45-48页 |
·微引擎与SDRAM 传输 | 第48-52页 |
·微引擎CMD 总线指令 | 第48-49页 |
·基于RAM 的微引擎命令队列设计 | 第49-52页 |
·PCI 与SDRAM 传输 | 第52页 |
·ARM 核与SDRAM 传输 | 第52页 |
·SDRAM 与IX 总线的接口 | 第52-54页 |
·从SDRAM 到TFIFO 的操作 | 第53页 |
·RFIFO 到SDRAM 的操作 | 第53页 |
·SDRAM 字节定位器的设计 | 第53-54页 |
·本章小结 | 第54-57页 |
第五章 设计仿真与分析 | 第57-69页 |
·硬件描述语言HDL | 第57-58页 |
·功能模块仿真 | 第58-61页 |
·初始化模块仿真结果 | 第58-60页 |
·自动刷新仿真结果 | 第60页 |
·仲裁模块仿真结果 | 第60-61页 |
·微引擎优先级逻辑仿真结果 | 第61-64页 |
·微引擎优先级队列仿真 | 第61-63页 |
·反压信号 | 第63-64页 |
·系统级仿真结果及分析 | 第64-67页 |
·写仿真结果 | 第64-65页 |
·读仿真结果 | 第65-67页 |
·本章小结 | 第67-69页 |
第六章 结束语 | 第69-71页 |
致谢 | 第71-73页 |
参考文献 | 第73-75页 |
研究成果 | 第75-76页 |