首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的高精度时间基准的校准方法研究

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-15页
第一章 绪论第15-21页
    1.1 项目背景及研究意义第15-16页
    1.2 国内外研究现状第16-17页
        1.2.1 国外研究现状第16页
        1.2.2 国内研究现状第16-17页
    1.3 时间同步技术之间的区别第17-19页
    1.4 论文的主要研究内容与组织结构第19-21页
第二章 IEEE802.1AS协议时间同步原理及硬件设计方案第21-39页
    2.1 IEEE802.1AS协议时间同步原理概述第21-26页
        2.1.2 最佳主时钟选择模块第21-24页
        2.1.3 延迟测量模块第24-25页
        2.1.4 时间同步模块第25-26页
    2.2 硬件整体设计方案分析第26-32页
        2.2.1 系统方案的重要设计基础第26-30页
        2.2.2 系统方案的整体框架第30-32页
    2.3 相关硬件模块的设计第32-37页
        2.3.1 AXI总线的运用第32-33页
        2.3.2 FIFO的设计第33-34页
        2.3.3 DMA(直接内存存取)模块的设计第34-35页
        2.3.4 BRAM配置模块设计第35-36页
        2.3.5 中断系统的设计第36页
        2.3.6 802.1 AS IP核的介绍第36-37页
    2.4 本章小结第37-39页
第三章 时间戳模块的设计与仿真第39-53页
    3.1 关于时间戳的深入分析第39-41页
        3.1.1 时间戳的生成原理第39-41页
        3.1.2 Linux内核对硬件时间戳功能的支持第41页
    3.2 时间戳模块的整体设计第41-46页
        3.2.1 时间戳标记部分的设计第42-44页
        3.2.2 数据包解析部分的设计第44-46页
    3.3 仿真验证第46-51页
    3.4 本章小结第51-53页
第四章 实时时钟模块的设计与仿真第53-65页
    4.1 时钟源的选择第53-55页
        4.1.1 GPS时钟源第53-54页
        4.1.2 晶体振荡器生成的时钟源第54-55页
    4.2 提高时间同步精度的方法第55-58页
        4.2.1 数字锁相环的研究与运用第55-56页
        4.2.2 频率补偿算法的研究第56-58页
    4.3 实时时钟模块的整体设计第58-62页
        4.3.1 实时时钟模块的框架第58-59页
        4.3.2 时钟调节方案第59-60页
        4.3.3 实时时钟模块的具体设计第60-62页
    4.4 仿真验证第62-63页
    4.5 本章小结第63-65页
第五章 IEEE802.1 AS协议的硬件实验测试与研究第65-71页
    5.1 关于硬件驱动架构的简要分析第65-66页
    5.2 实验平台的搭建第66-68页
    5.3 实验结果与分析第68-70页
    5.4 本章小结第70-71页
第六章 总结与展望第71-73页
参考文献第73-75页
致谢第75-76页
作者简介第76-77页

论文共77页,点击 下载论文
上一篇:宽带频率选择表面设计与应用研究
下一篇:界面陷阱对SiC MOS迁移率和阈值稳定性的影响