基于FPGA的PXI接口的DDS信号发生器设计
摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第一章 绪论 | 第7-13页 |
1.1 选题背景 | 第7-8页 |
1.2 DDS技术的发展与研究现状 | 第8-10页 |
1.2.1 频率合成技术的发展 | 第8-9页 |
1.2.2 DDS技术的研究现状 | 第9-10页 |
1.3 PXI接口的发展与研究现状 | 第10-12页 |
1.3.1 PXI的发展 | 第10-11页 |
1.3.2 PXI接口的研究现状 | 第11-12页 |
1.4 本文的主要工作 | 第12-13页 |
第二章 现场可编程门阵列 | 第13-21页 |
2.1 FPGA简介 | 第13-16页 |
2.1.1 FPGA的基本特点 | 第13页 |
2.1.2 FPGA的设计流程 | 第13-16页 |
2.2 VerilogHDL语言 | 第16-18页 |
2.2.1 Verilog语言简介 | 第16页 |
2.2.2 Verilog基本结构 | 第16-17页 |
2.2.3 Verilog主要能力 | 第17-18页 |
2.3 基于FPGA的信号发生器结构 | 第18-19页 |
2.4 本章小结 | 第19-21页 |
第三章 DDS实现 | 第21-35页 |
3.1 DDS基本结构 | 第21页 |
3.2 DDS工作原理 | 第21-25页 |
3.2.1 DDS基本原理 | 第21-22页 |
3.2.2 DDS数学依据 | 第22-24页 |
3.2.3 DDS的特点 | 第24页 |
3.2.4 DDS的方案选择 | 第24-25页 |
3.3 DDS实现效果以及杂散分析 | 第25-34页 |
3.3.1 相位累加器 | 第25-26页 |
3.3.2 波形存储表 | 第26-27页 |
3.3.3 顶层模块的实现 | 第27-30页 |
3.3.4 D/A转换器 | 第30-31页 |
3.3.5 低通滤波器 | 第31-32页 |
3.3.6 杂散分析与改善 | 第32-34页 |
3.4 本章小结 | 第34-35页 |
第四章 PXI接口逻辑实现 | 第35-53页 |
4.1 PXI总线的特点 | 第35-36页 |
4.2 PCI总线及软核介绍 | 第36-43页 |
4.2.1 PCI总线信号 | 第36-38页 |
4.2.2 PCI地址空间 | 第38-39页 |
4.2.3 PCI总线操作 | 第39-41页 |
4.2.4 PCI软核 | 第41-43页 |
4.3 PXI接口逻辑 | 第43-50页 |
4.3.1 时序分析 | 第44-46页 |
4.3.2 本地侧控制逻辑 | 第46-50页 |
4.4 PXI原理图设计 | 第50-51页 |
4.4.1 PXI原理图设计 | 第50-51页 |
4.5 本章小结 | 第51-53页 |
第五章 硬件设计及结果分析 | 第53-59页 |
5.1 硬件设计 | 第53-56页 |
5.1.1 原理图设计 | 第53-55页 |
5.1.2 PCB设计 | 第55-56页 |
5.2 结果分析 | 第56-59页 |
第六章 总结与展望 | 第59-61页 |
6.1 总结 | 第59-60页 |
6.2 展望 | 第60-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-65页 |