基于DSP的TSC无功补偿装置的设计与实现
摘要 | 第6-7页 |
ABSTRACT | 第7页 |
第1章 绪论 | 第12-16页 |
1.1 无功补偿的背景与意义 | 第12页 |
1.2 无功补偿装置的发展历程 | 第12-14页 |
1.2.1 传统无功补偿装置 | 第12-13页 |
1.2.2 静止无功补偿器 | 第13页 |
1.2.3 静止无功发生器 | 第13-14页 |
1.3 TSC无功补偿装置存在的问题 | 第14页 |
1.4 本文的研究内容和主要工作 | 第14-16页 |
第2章 晶闸管投切电容器原理 | 第16-23页 |
2.1 基本原理 | 第16-17页 |
2.2 几种常见电容器接线形式 | 第17-19页 |
2.2.1 星型有中线接法 | 第17页 |
2.2.2 星型无中线接法 | 第17-18页 |
2.2.3 角外接法 | 第18页 |
2.2.4 角内接法 | 第18-19页 |
2.3 电容器分组方式 | 第19页 |
2.3.1 等电容分组 | 第19页 |
2.3.2 不等电容分组 | 第19页 |
2.4 TSC投切时刻选取 | 第19-22页 |
2.4.1 电容器组投切涌流问题分析 | 第19-21页 |
2.4.2 星型有中线TSC投入时刻选取 | 第21页 |
2.4.3 星型无中线TSC投入时刻选取 | 第21-22页 |
2.5 本章小节 | 第22-23页 |
第3章 TSC无功补偿装置硬件设计 | 第23-35页 |
3.1 硬件电路实现功能及基本结构 | 第23-24页 |
3.2 采样电路设计 | 第24-28页 |
3.2.1 电压幅值转换电路设计 | 第24-25页 |
3.2.2 电流幅值转换电路设计 | 第25-26页 |
3.2.3 信号滤波电路设计 | 第26-27页 |
3.2.4 信号抬升电路设计 | 第27页 |
3.2.5 +1.5V与+3V电源设计 | 第27-28页 |
3.3 同步方波电路设计 | 第28页 |
3.4 晶闸管阀均压电路设计 | 第28-30页 |
3.4.1 静态均压电路设计 | 第28-30页 |
3.4.2 动态均压电路设计 | 第30页 |
3.5 晶闸管阀光纤隔离驱动电路设计 | 第30-33页 |
3.5.1 光纤发送及接收电路设计 | 第31-32页 |
3.5.2 晶闸管阀驱动电路设计 | 第32-33页 |
3.6 DSP供电电源设计 | 第33页 |
3.7 硬件看门狗电路设计 | 第33-34页 |
3.8 本章小节 | 第34-35页 |
第4章 TSC无功补偿装置软件设计 | 第35-52页 |
4.1 软件程序实现功能 | 第35页 |
4.2 投切控制策略 | 第35-37页 |
4.2.1 功率因数控制策略 | 第35-36页 |
4.2.2 无功功率控制策略 | 第36页 |
4.2.3 电压与无功功率复合控制策略 | 第36-37页 |
4.2.4 本文采用的控制策略 | 第37页 |
4.3 系统参数算法分析及选择 | 第37-41页 |
4.3.1 传统无功功率算法 | 第37-38页 |
4.3.2 瞬时无功功率算法 | 第38-39页 |
4.3.3 快速傅里叶变换算法 | 第39-41页 |
4.4 晶闸管阀触发脉冲设计 | 第41-42页 |
4.5 DSP主程序设计 | 第42-51页 |
4.5.1 DSP主控芯片介绍 | 第43-44页 |
4.5.2 DSP主函数 | 第44-45页 |
4.5.3 捕捉中断函数 | 第45-46页 |
4.5.4 A/D采样中断函数 | 第46-47页 |
4.5.5 投切判断函数TQ | 第47-48页 |
4.5.6 定时器Timer2中断函数 | 第48-49页 |
4.5.7 定时器Timer0中断函数 | 第49-50页 |
4.5.8 PWM2中断函数 | 第50-51页 |
4.6 本章小节 | 第51-52页 |
第5章 样机的设计与试验 | 第52-62页 |
5.1 DSP主控电路板功能验证 | 第52-55页 |
5.1.1 A相同步方波电路功能验证 | 第52页 |
5.1.2 滤波与抬升电路功能验证 | 第52-53页 |
5.1.3 DSP单相脉冲发送功能验证 | 第53-54页 |
5.1.4 DSP三相脉冲发送顺序验证 | 第54-55页 |
5.2 低压样机结构图及元件选型 | 第55-57页 |
5.2.1 低压样机结构设计 | 第55-56页 |
5.2.2 低压样机主要器件选择 | 第56-57页 |
5.3 低压样机试验 | 第57-61页 |
5.3.1 控制策略验证 | 第57-59页 |
5.3.2 电压零点投入验证 | 第59-60页 |
5.3.3 循环投切功能验证 | 第60-61页 |
5.4 本章小节 | 第61-62页 |
结论 | 第62-63页 |
致谢 | 第63-64页 |
参考文献 | 第64-67页 |
附录1:主控板硬件电路图 | 第67-68页 |
附录2:DSP部分重要程序 | 第68-82页 |
攻读硕士学位期间发表的学位论文及科研成果 | 第82页 |