| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1 绪论 | 第9-14页 |
| ·课题研究的目的及意义 | 第9-10页 |
| ·国内外研究现状与发展趋势 | 第10-12页 |
| ·研究的内容与章节安排 | 第12-14页 |
| ·课题研究的内容 | 第12页 |
| ·论文结构与章节安排 | 第12-14页 |
| 2 系统总体设计 | 第14-22页 |
| ·FPGA 设计 | 第14-17页 |
| ·FPGA 介绍 | 第14-15页 |
| ·FPGA 设计流程 | 第15-17页 |
| ·FPGA 开发软件Quartus II | 第17页 |
| ·FPGA 芯片的选择 | 第17-18页 |
| ·帧缓冲器的比较与选择 | 第18-19页 |
| ·视频解码芯片ADV7180 | 第19-20页 |
| ·系统原理结构框图与工作原理 | 第20-22页 |
| 3 SOPC 设计 | 第22-32页 |
| ·SOPC 相关知识 | 第22-24页 |
| ·SOPC 的开发环境与设计流程 | 第24-25页 |
| ·Avalon 总线 | 第25-29页 |
| ·Avalon 总线相关术语与概念 | 第25-26页 |
| ·Avalon 主端口传输 | 第26-27页 |
| ·Avalon 从端口传输 | 第27-29页 |
| ·实时图像处理系统的SOPC 设计 | 第29-32页 |
| 4 实时图像采集系统 | 第32-44页 |
| ·视频信号标准概述 | 第32-36页 |
| ·全电视信号概述及我国电视信号标准 | 第32-33页 |
| ·模拟视频信号标准 | 第33-34页 |
| ·数字视频信号标准 | 第34-36页 |
| ·实时图像采集系统设计 | 第36-37页 |
| ·视频解码芯片ADV7180 初始化 | 第37-40页 |
| ·视频解码芯片的 I2C 总线配置 | 第37-38页 |
| ·I2C 总线控制器 | 第38页 |
| ·视频解码芯片的工作寄存器参数配置 | 第38-40页 |
| ·视频解码 | 第40-44页 |
| ·数字视频数据格式 | 第40-42页 |
| ·有效视频分量的提取 | 第42-44页 |
| 5 图像存储系统与VGA 显示 | 第44-62页 |
| ·SDRAM 帧缓冲器工作原理 | 第44-46页 |
| ·SDRAM 控制器设计 | 第46-51页 |
| ·SDRAM 控制器工作原理 | 第46-49页 |
| ·FIFO 存储原理 | 第49-51页 |
| ·数据格式与空间转换 | 第51-56页 |
| ·隔行扫描转换为逐行扫描 | 第52-53页 |
| ·YCbCr4:2:2_YCbCr4:4:4 转换模块 | 第53-55页 |
| ·YCbCr 空间到RGB 空间的转换 | 第55-56页 |
| ·VGA 显示 | 第56-62页 |
| ·常用的VGA 标准介绍 | 第56-59页 |
| ·图像显示模块 | 第59-60页 |
| ·VGA 时序仿真 | 第60-61页 |
| ·实时图像显示结果 | 第61-62页 |
| 6 运动目标检测 | 第62-80页 |
| ·静态背景下运动目标的分割方法 | 第63-69页 |
| ·基于阈值的图像分割法 | 第63-66页 |
| ·基于区域的图像分割法 | 第66-67页 |
| ·背景差分法 | 第67-69页 |
| ·运动目标检测方案设计 | 第69-73页 |
| ·运动目标检测方法的选择 | 第69-70页 |
| ·背景差分法分割图像的验证 | 第70-72页 |
| ·算法设计与实现 | 第72-73页 |
| ·基于形心跟踪窗的目标跟踪法 | 第73-77页 |
| ·形心跟踪窗跟踪原理 | 第73-75页 |
| ·运动目标估计算法 | 第75-77页 |
| ·目标检测与跟踪结果分析 | 第77-80页 |
| ·运动目标检测结果 | 第77-78页 |
| ·运动目标跟踪结果 | 第78-80页 |
| 7 总结与展望 | 第80-82页 |
| ·论文总结 | 第80-81页 |
| ·展望 | 第81-82页 |
| 参考文献 | 第82-84页 |
| 攻读硕士学位期间发表的学术论文 | 第84-85页 |
| 致谢 | 第85-86页 |