基于MIC架构的内存键值存储系统的设计与实现
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第12-18页 |
1.1 研究背景及意义 | 第12-13页 |
1.2 研究现状 | 第13-16页 |
1.2.1 内存数据库综述 | 第13-14页 |
1.2.2 国外研究现状 | 第14-15页 |
1.2.3 国内研究现状 | 第15-16页 |
1.3 本文工作 | 第16-17页 |
1.4 论文结构 | 第17-18页 |
第2章 相关技术理论 | 第18-27页 |
2.1 并发Hash算法 | 第18-22页 |
2.1.1 Linux同步机制 | 第18-20页 |
2.1.2 硬件相关性 | 第20-22页 |
2.2 数据库技术 | 第22-24页 |
2.3 DPDK网络通信 | 第24页 |
2.4 MIC架构 | 第24-26页 |
2.5 本章小结 | 第26-27页 |
第3章 基于MIC架构的键值存储系统设计 | 第27-42页 |
3.1 基于MIC架构的键值存储系统框架 | 第27-31页 |
3.1.1 典型IMKV系统的工作流程 | 第27-29页 |
3.1.2 基于MIC架构的键值存储系统工作流程 | 第29-31页 |
3.2 基于MIC架构的键值存储系统的技术难点 | 第31页 |
3.3 数据结构的设计 | 第31-36页 |
3.3.1 Cuckoo Hash | 第31-32页 |
3.3.2 Cuckoo Hash优化 | 第32-34页 |
3.3.3 哈希操作 | 第34-35页 |
3.3.4 线程数与bucket大小 | 第35-36页 |
3.4 调度策略的设计 | 第36-39页 |
3.4.1 周期性调度 | 第37-38页 |
3.4.2 调度周期的下限 | 第38-39页 |
3.5 内存管理方案的设计 | 第39-41页 |
3.6 本章小结 | 第41-42页 |
第4章 基于MIC架构的键值存储系统实现 | 第42-50页 |
4.1 哈希表数据结构 | 第42-44页 |
4.2 用户请求处理 | 第44-47页 |
4.3 调度控制 | 第47-49页 |
4.4 本章小结 | 第49-50页 |
第5章 系统测试 | 第50-59页 |
5.1 测试环境 | 第50-52页 |
5.2 测试分析 | 第52-58页 |
5.2.1 负载测试 | 第53-55页 |
5.2.2 同步机制开销测试 | 第55-56页 |
5.2.3 对比测试 | 第56-58页 |
5.3 本章小结 | 第58-59页 |
结论 | 第59-61页 |
参考文献 | 第61-65页 |
附录A 攻读硕士期间所参加的科研项目目录 | 第65-66页 |
致谢 | 第66页 |