摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 宽带接入网现状及发展趋势 | 第10-12页 |
1.2 论文主要内容及组织结构 | 第12-14页 |
第二章 基于FPGA的10G EPON ONU电路方案设计与实现 | 第14-34页 |
2.1 10G EPON ONU实现方案的总体设计 | 第14-18页 |
2.1.1 主要技术指标 | 第14-15页 |
2.1.2 总体方案设计 | 第15-18页 |
2.2 10G EPON ONU主板电路的设计与实现 | 第18-33页 |
2.2.1 10G EPON ONU主板各硬件模块电路设计 | 第18-23页 |
2.2.2 10G EPON ONU主板模块间接口设计 | 第23-27页 |
2.2.4 PCB设计 | 第27-31页 |
2.2.5 10G EPON ONU主板PCB图及实物图 | 第31-33页 |
2.3 小结 | 第33-34页 |
第三章 10G EPON ONU调试与系统联调 | 第34-42页 |
3.1 ONU单板功能的调试 | 第34-38页 |
3.1.1 电源调试 | 第34页 |
3.1.2 时钟调试 | 第34页 |
3.1.3 CPU模块的调试 | 第34页 |
3.1.4 PON侧接口调试 | 第34-36页 |
3.1.5 用户侧接口调试 | 第36-38页 |
3.2 10G EPON ONU与OLT系统联合测试 | 第38-41页 |
3.2.1 ONU与商用OLT互通测试 | 第38-39页 |
3.2.2 系统性能测试 | 第39-41页 |
3.3 小结 | 第41-42页 |
第四章 40Gbps TDM-PON ONU电路方案设计与实现 | 第42-61页 |
4.1 40Gbps TDM-PON ONU系统方案 | 第42-48页 |
4.1.1 40Gbps TDM-PON ONU总体方案 | 第42-43页 |
4.1.2 ONU的上下行数据处理过程 | 第43-45页 |
4.1.3 系统MPCP&OAM机制 | 第45-46页 |
4.1.4 过滤复用转发模块功能 | 第46-47页 |
4.1.5 时钟设计 | 第47-48页 |
4.2 40Gbps TDM-PON ONU主板+子板电路设计与实现 | 第48-54页 |
4.2.1 用户侧接口设计 | 第49-51页 |
4.2.2 PON侧SFI-5接口设计 | 第51-52页 |
4.2.3 CPU控制模块设计 | 第52-53页 |
4.2.4 时钟模块的设计 | 第53-54页 |
4.3 PCB设计 | 第54-60页 |
4.3.1 ONU主板及子板的布局及前面板设计 | 第54-57页 |
4.3.2 接口布线要求 | 第57-60页 |
4.4 小结 | 第60-61页 |
第五章 40Gbps TDM-PON ONU调试 | 第61-68页 |
5.1 用户侧接口调试 | 第61-63页 |
5.1.1 XFI接口的调试 | 第61-62页 |
5.1.2 XAUI接口的调试 | 第62-63页 |
5.1.3 用户侧接口级联调试 | 第63页 |
5.2 PON侧接口调试 | 第63-67页 |
5.2.1 PON侧上行链路的调试 | 第64-66页 |
5.2.2 PON侧下行链路的调试 | 第66-67页 |
5.4 小结 | 第67-68页 |
第六章 总结与展望 | 第68-69页 |
6.1 论文工作总结 | 第68页 |
6.2 下一步工作安排 | 第68-69页 |
参考文献 | 第69-70页 |
附录 缩略词 | 第70-72页 |
致谢 | 第72-73页 |
攻读硕士期间所发表的学术论文和参加科研课题情况 | 第73页 |