致谢 | 第4-5页 |
摘要 | 第5-6页 |
Abstract | 第6页 |
1 绪论 | 第12-16页 |
1.1 课题背景 | 第12-13页 |
1.2 研究现状 | 第13-14页 |
1.3 本文章节安排 | 第14-16页 |
2 Flash存储器介绍 | 第16-22页 |
2.1 Flash发展历史 | 第16页 |
2.2 Flash存储单元基本原理 | 第16-18页 |
2.3 Nand Flash和Nor Flash介绍 | 第18-21页 |
2.3.1 Nand Flash介绍 | 第18-19页 |
2.3.2 Nor Flash介绍 | 第19-20页 |
2.3.3 两种Flash对比 | 第20-21页 |
2.4 本章小结 | 第21-22页 |
3 基于硬件损耗均衡的Flash控制器设计 | 第22-49页 |
3.1 系统架构介绍 | 第22-24页 |
3.1.1 FTL介绍 | 第22-23页 |
3.1.2 系统总体架构 | 第23-24页 |
3.2 损耗均衡模块 | 第24-37页 |
3.2.1 损耗均衡算法介绍 | 第24-25页 |
3.2.2 Flash块标志 | 第25-27页 |
3.2.3 上电初始化流程 | 第27-28页 |
3.2.4 常用排序算法介绍 | 第28-34页 |
3.2.5 堆排序的实现 | 第34-37页 |
3.3 地址映射模块 | 第37-40页 |
3.3.1 地址映射算法介绍 | 第37-39页 |
3.3.2 地址映射模块实现 | 第39-40页 |
3.4 垃圾回收模块 | 第40-41页 |
3.5 Flash接口模块 | 第41-48页 |
3.5.1 Flash读操作状态机 | 第41-43页 |
3.5.2 Flash写操作状态机 | 第43-45页 |
3.5.3 Flash擦除操作状态机 | 第45-47页 |
3.5.4 Flash寄存器模块 | 第47-48页 |
3.6 本章小结 | 第48-49页 |
4 基于Flash损耗均衡控制器的SoC设计实例 | 第49-62页 |
4.1 SoC设计介绍 | 第49-54页 |
4.1.1 SoC设计流程 | 第49-51页 |
4.1.2 IP核介绍 | 第51页 |
4.1.3 系统总线介绍 | 第51-53页 |
4.1.4 低功耗技术 | 第53-54页 |
4.2 系统总体架构 | 第54-55页 |
4.3 主要模块介绍 | 第55-58页 |
4.4 地址空间分配 | 第58-59页 |
4.5 Flash控制器测试 | 第59-60页 |
4.6 DC综合结果 | 第60-61页 |
4.7 本章小结 | 第61-62页 |
5 实验结果分析 | 第62-71页 |
5.1 验证平台及环境 | 第62-63页 |
5.2 软件损耗均衡算法 | 第63-65页 |
5.3 实验结果及分析 | 第65-70页 |
5.3.1 Flash控制器性能分析 | 第65-68页 |
5.3.2 Flash控制器时序示例 | 第68-70页 |
5.4 本章小结 | 第70-71页 |
6 总结与展望 | 第71-72页 |
参考文献 | 第72-75页 |
作者简历 | 第75页 |