| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 第一章 绪论 | 第11-21页 |
| ·研究背景 | 第11-16页 |
| ·无线通信技术现状 | 第11-12页 |
| ·高数据速率无线通信的发展 | 第12-13页 |
| ·60GHz无线通信的发展 | 第13-15页 |
| ·CMOS毫米波集成电路的发展 | 第15-16页 |
| ·60GHz通信研究现状 | 第16-19页 |
| ·60GHz频段Gbps级网络标准 | 第16-17页 |
| ·CMOS毫米波频率综合器研究现状 | 第17-19页 |
| ·本文的主要研究内容及其研究意义 | 第19-20页 |
| ·本论文的组织结构 | 第20-21页 |
| 第二章 毫米波频率综合器系统建模与设计指标分析 | 第21-35页 |
| ·IEEE 802.1 5.3C规范对于系统的要求 | 第21-22页 |
| ·60GHz系统的选择 | 第22-24页 |
| ·频率综合器系统的选择 | 第24-28页 |
| ·整体系统结构选择 | 第24-25页 |
| ·模块级缓冲连接方案的选择 | 第25-28页 |
| ·频率综合器环路参数计算 | 第28-32页 |
| ·频率综合器系统仿真结果 | 第32-35页 |
| 第三章 CMOS毫米波压控振荡器电路设计 | 第35-63页 |
| ·LC压控振荡器结构的比较与选取 | 第35-36页 |
| ·毫米波压控振荡器中电容和电感的选取和优化方法 | 第36-53页 |
| ·电感和电容的综合分析 | 第36-37页 |
| ·电感的选取和优化 | 第37-43页 |
| ·差分共平面波导(Coupled Coplanar Waveguide)的分析 | 第43-50页 |
| ·可变电容阵列的选取和优化 | 第50-53页 |
| ·共平面波导压控振荡器的流片测试验证 | 第53-58页 |
| ·共平面波导压控振荡器电路结构 | 第53-54页 |
| ·共平面波导压控振荡器电路缓冲级结构 | 第54-55页 |
| ·共平面波导压控振荡器电路设计版图与测试结果 | 第55-58页 |
| ·本文毫米波频率综合器中压控振荡器的电路结构 | 第58-63页 |
| ·电感结构的选取 | 第58-59页 |
| ·压控振荡器电路缓冲级结构 | 第59-61页 |
| ·压控振荡器电路结构 | 第61-63页 |
| 第四章 CMOS毫米波分频器电路设计与优化 | 第63-75页 |
| ·毫米波分频器的比较与选取 | 第63-69页 |
| ·CML静态分频器 | 第63-67页 |
| ·注入锁定分频器 | 第67-69页 |
| ·注入锁定分频器注入端的建模和电路优化 | 第69-75页 |
| ·注入锁定分频器的锁定范围 | 第69-70页 |
| ·注入锁定分频器的电路优化 | 第70-75页 |
| 第五章 频率综合器其他模块电路设计 | 第75-81页 |
| ·鉴频鉴相器电路设计 | 第75-76页 |
| ·电荷泵电路设计 | 第76-78页 |
| ·环路滤波器设计 | 第78-79页 |
| ·整数数字分频器设计 | 第79-81页 |
| 第六章 全芯片版图设计和后仿结果 | 第81-87页 |
| ·全芯片布局布线 | 第81-83页 |
| ·系统后仿真结果分析 | 第83-87页 |
| 第七章 总结与展望 | 第87-89页 |
| ·论文总结 | 第87-88页 |
| ·工作展望 | 第88-89页 |
| 附录 | 第89-91页 |
| 参考文献 | 第91-95页 |
| 后记 | 第95页 |