通信测距及时间同步技术的研究
中文摘要 | 第1-6页 |
Abstract | 第6-8页 |
目录 | 第8-10页 |
第1章 绪论 | 第10-15页 |
·本文选题背景以及研究意义 | 第10-12页 |
·国内外研究进展进展及成果 | 第12-13页 |
·本文主要工作 | 第13-15页 |
第2章 测距时统技术相关方法的研究 | 第15-19页 |
·测距时统技术的基本原理 | 第15-17页 |
·系统的基本结构 | 第17-19页 |
第3章 伪码同步原理 | 第19-29页 |
·扩频通信技术的理论基础 | 第19-20页 |
·扩频通信的伪随机序列 | 第20-27页 |
·M 序列 | 第21-22页 |
·M 序列的性质 | 第22-24页 |
·Gold 序列 | 第24-26页 |
·Gold 码的性质 | 第26-27页 |
·直接序列扩频系统 | 第27-29页 |
第4章 测距时统技术的算法原理 | 第29-51页 |
·码捕获 | 第30-35页 |
·串行捕获 | 第30-31页 |
·并行捕获 | 第31页 |
·串并行混合捕获 | 第31-32页 |
·捕获算法选择 | 第32-35页 |
·码跟踪 | 第35-42页 |
·延迟锁定环的基本原理 | 第36-37页 |
·码鉴相器的特性 | 第37-41页 |
·码跟踪环路结构 | 第41-42页 |
·载波跟踪 | 第42-51页 |
·载波跟踪环路结构 | 第43-44页 |
·频率牵引 | 第44-45页 |
·FLL 频率跟踪 | 第45-48页 |
·PLL 相位跟踪 | 第48-50页 |
·载波环路的监测 | 第50-51页 |
第5章 测距同步系统的设计 | 第51-68页 |
·FPGA 及硬件设计 | 第52-56页 |
·FPGA 的选型 | 第52-53页 |
·硬件结构设计 | 第53-56页 |
·FPGA 逻辑控制设计 | 第56-67页 |
·系统的操作及测试结果 | 第67-68页 |
第6章 结论与展望 | 第68-70页 |
参考文献 | 第70-74页 |
攻读学位期间发表论文与研究成果清单 | 第74-75页 |
致谢 | 第75页 |