首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--倍频器、分频器、变频器论文--分频器论文

基于DSP的SOC中可编程时钟分频器的设计

摘要第1-5页
 ABSTRACT第5-7页
1 绪论第7-15页
   ·引言第7-9页
   ·SOC 的概念第9-11页
   ·SOC 的技术第11-12页
   ·嵌入式soc 设计方法和流程第12-14页
   ·本文内容概况第14-15页
2 SOC 芯片的结构第15-36页
   ·高度集成的SOC 芯片第15页
   ·DSP 的发展和应用第15-23页
   ·amba 总线第23-36页
4 可编程时钟分频器的设计第36-52页
   ·分频器第36-37页
   ·可编程分频器的设计第37-47页
   ·综合和静态时序分析第47-52页
5 低功耗设计及在嵌入式系统中的考虑第52-61页
   ·概述第52-53页
   ·芯片上功耗的类型第53-55页
   ·嵌入式系统中硬件优化的低功耗研究第55-59页
   ·嵌入式系统中软件优化的低功耗研究第59-60页
   ·总结第60-61页
6 总结及展望第61-63页
参考文献第63-65页
致谢第65-66页
攻读学位期间发表的学术论文第66页

论文共66页,点击 下载论文
上一篇:基于EEPROM智能卡SOC平台的高栅耦合嵌入式OTP技术
下一篇:看板系统在半导体封装测试厂的优化设计