摘要 | 第1-4页 |
Abstract | 第4-9页 |
第1章 引言 | 第9-11页 |
·选题背景和意义 | 第9-10页 |
·工作重点和创新 | 第10页 |
·论文主要内容 | 第10-11页 |
第2章 多标准视频解码器与可重构技术 | 第11-31页 |
·MPEG-2视频解码标准 | 第11-15页 |
·MPEG-2视频标准介绍 | 第11页 |
·MPEG-2标准解码流程 | 第11-15页 |
·H.264视频解码标准 | 第15-18页 |
·H.264视频标准介绍 | 第15-16页 |
·H.264标准解码流程 | 第16-18页 |
·多标准视频解码器 | 第18-22页 |
·多标准视频解码器的实现方式 | 第18-20页 |
·多标准视频解码器的可重构实现 | 第20-22页 |
·现有的可重构技术 | 第22-25页 |
·互连可重构 | 第22-23页 |
·逻辑阵列可重构 | 第23-24页 |
·动态可重构 | 第24-25页 |
·现有的可重构设计方法 | 第25-31页 |
·借助于数据流图的可重构设计方法 | 第26-27页 |
·软硬件协同设计的可重构设计方法 | 第27-29页 |
·ISO 组织提出的可重构设计方法 | 第29-31页 |
第3章 可重构多标准视频解码器的设计方法 | 第31-38页 |
·现有可重构设计方法存在的问题 | 第31页 |
·适用于已完成视频解码系统的可重构设计方法 | 第31-34页 |
·适用于全新解码系统设计的可重构设计方法 | 第34-35页 |
·可重构效率模型 | 第35-38页 |
第4章 适用于已完成视频解码系统的可重构设计方法 | 第38-51页 |
·可重构双标准视频解码器的实现 | 第38-41页 |
·系统级分析 | 第38-40页 |
·关键模块的实现 | 第40-41页 |
·可重构模块在系统中的应用 | 第41页 |
·可重构双标准视频解码器的验证 | 第41-44页 |
·基于覆盖率的 SystemVerilog 验证 | 第41-42页 |
·可重构模块的验证方案 | 第42-44页 |
·可重构模块的验证结果 | 第44页 |
·设计结果 | 第44-50页 |
·资源利用效率 | 第44页 |
·对解码速率的影响 | 第44-47页 |
·对解码性能的影响 | 第47-50页 |
·与现有设计方法的对比 | 第50-51页 |
第5章 适用于全新视频解码系统设计的可重构设计方法 | 第51-56页 |
·SYSTEMC系统建模 | 第51-53页 |
·MPEG-2解码器的系统模型 | 第51-52页 |
·H.264解码器的系统模型 | 第52-53页 |
·基于系统模型的分析 | 第53-54页 |
·与现有设计方法的对比 | 第54-56页 |
第6章 结论 | 第56-57页 |
参考文献 | 第57-61页 |
致谢 | 第61-62页 |
附录 A 仿真所需的文件结构 | 第62-63页 |
个人简历、在学期间发表的学术论文与研究成果 | 第63页 |