高速低功耗电压比较器结构设计
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-9页 |
| 序 | 第9-12页 |
| 1 引言 | 第12-15页 |
| ·研究的背景和意义 | 第12页 |
| ·国际国内研究现状 | 第12-14页 |
| ·本文的主要贡献 | 第14页 |
| ·本文的组织结构 | 第14-15页 |
| 2 比较器电路结构的基本模型 | 第15-36页 |
| ·比较器电路的系统参数分析 | 第15-20页 |
| ·主要性能参数 | 第16-18页 |
| ·比较器静态分析 | 第18-19页 |
| ·比较器动态分析 | 第19-20页 |
| ·比较器电路结构与分析模型 | 第20-30页 |
| ·开环比较器 | 第21-22页 |
| ·离散时间比较器 | 第22-25页 |
| ·高速比较器 | 第25-28页 |
| ·比较器的基本应用 | 第28-29页 |
| ·逐次逼近式模数转换器对比较器的约束 | 第29-30页 |
| ·几种常见的动态比较器 | 第30-33页 |
| ·电阻分配式比较器 | 第30-31页 |
| ·差分对比较器 | 第31-32页 |
| ·电荷分配型比较器 | 第32-33页 |
| ·动态比较器的性能比较 | 第33-36页 |
| ·失调电压的比较 | 第33-34页 |
| ·回踢噪声的比较 | 第34页 |
| ·比较速度的比较 | 第34-36页 |
| 3 一种高速低功耗比较器结构设计 | 第36-47页 |
| ·比较器结构的选择 | 第36-37页 |
| ·比较器失调的消除 | 第37-40页 |
| ·比较器建模 | 第40页 |
| ·比较器结构的提出 | 第40-44页 |
| ·电路参数的确定 | 第44-45页 |
| ·输入电容分析 | 第45-47页 |
| 4 仿真与结果分析 | 第47-58页 |
| ·前置放大器的频率特性 | 第47页 |
| ·Latch锁存器的瞬态仿真 | 第47-49页 |
| ·比较器电路的功能仿真 | 第49-53页 |
| ·瞬态响应 | 第50页 |
| ·延时分析 | 第50-52页 |
| ·功耗分析 | 第52-53页 |
| ·比较器电路的优化分析 | 第53-57页 |
| ·电路优化分析 | 第53-54页 |
| ·版图优化分析 | 第54-56页 |
| ·集成电路低功耗设计理论 | 第56-57页 |
| ·整个比较器的版图结果 | 第57-58页 |
| 5 结论 | 第58-60页 |
| 参考文献 | 第60-62页 |
| 附录A | 第62-63页 |
| 附录B | 第63-66页 |
| 作者简历 | 第66-68页 |
| 学位论文数据集 | 第68页 |