摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文研究的背景 | 第7-8页 |
·国内外相关技术发展现状 | 第8-9页 |
·高速数据采集技术 | 第8页 |
·数据预处理技术 | 第8-9页 |
·数据传输技术 | 第9页 |
·论文的工作及内容 | 第9-11页 |
第二章 数字接收与传输理论 | 第11-21页 |
·信号采样定理 | 第11-13页 |
·奈奎斯特采样定理 | 第11-12页 |
·带通采样定理 | 第12-13页 |
·数字下变频技术 | 第13-18页 |
·正交变换原理 | 第14-15页 |
·多速率信号处理理论 | 第15-17页 |
·数字滤波器设计理论 | 第17-18页 |
·光纤数据传输协议 | 第18-21页 |
·用户层 | 第19页 |
·数据链路层 | 第19-20页 |
·物理层 | 第20页 |
·物理介质 | 第20-21页 |
第三章 系统硬件设计 | 第21-39页 |
·系统硬件电路总体构成 | 第21-23页 |
·硬件总体构成 | 第21-22页 |
·主要技术指标 | 第22-23页 |
·模块电路设计 | 第23-34页 |
·信号处理电路 | 第23-26页 |
·时钟处理电路 | 第26-27页 |
·回波采样ES 信号处理电路 | 第27-28页 |
·FPGA 电路 | 第28-31页 |
·光收发器接口电路 | 第31-32页 |
·电源电路 | 第32-34页 |
·PCB 布局布线设计 | 第34-39页 |
·PCB 布局及区域划分 | 第34-36页 |
·PCB 布线设计 | 第36-39页 |
第四章 FPGA 逻辑设计 | 第39-59页 |
·逻辑总体框架 | 第39-40页 |
·模块逻辑电路设计 | 第40-59页 |
·时钟管理模块 | 第40-41页 |
·控制信号接收模块 | 第41-42页 |
·LVDS 接收降速模块 | 第42页 |
·DDC 模块 | 第42-47页 |
·成帧编码模块 | 第47-53页 |
·串行收发模块 | 第53-54页 |
·峰值检波模块 | 第54-56页 |
·AGC 增益配置模块 | 第56页 |
·ADC 配置模块 | 第56-59页 |
第五章 系统测试与分析 | 第59-65页 |
·基于SignalTap II 和MATLAB 的测试方法 | 第59-60页 |
·系统各部分功能测试 | 第60-64页 |
·ADC 参数测试 | 第60-62页 |
·DDC 功能测试 | 第62-63页 |
·成帧功能测试 | 第63页 |
·串行收发功能测试 | 第63-64页 |
·结果分析 | 第64-65页 |
总结与展望 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-71页 |
硕士期间研究成果 | 第71-72页 |