S频段小步进、低相噪频率合成器的研究
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-15页 |
·引言 | 第8-9页 |
·频率合成技术的发展 | 第9-11页 |
·频率合成技术近况与展望 | 第11-13页 |
·本课题的主要工作和意义 | 第13-15页 |
第二章 直接数字频率合成 | 第15-29页 |
·DDS简介 | 第15-16页 |
·DDS的基本原理 | 第16-17页 |
·DDS的结构 | 第17-19页 |
·DDS的频谱分析 | 第19-23页 |
·DDS的性能特点及应用 | 第23-25页 |
·DDS芯片介绍 | 第25-29页 |
第三章 锁相环频率合成 | 第29-42页 |
·锁相环(PLL)的基本原理 | 第29-38页 |
·锁相环频率合成 | 第38-42页 |
第四章 DDS+PLL混合频率合成技术 | 第42-50页 |
·DDS+PLL频率合成概述 | 第42页 |
·DDS+PLL频率合成常用方案 | 第42-44页 |
·DDS+PLL频率合成性能分析 | 第44-50页 |
第五章 S频段小步进、低相噪频率合成器的设计 | 第50-69页 |
·频率合成器的指标及功能要求 | 第50页 |
·频率合成器的方案设计与论证 | 第50-54页 |
·S频段频率合成器的实现 | 第54-63页 |
·研制技术特点及解决的关键技术 | 第63-64页 |
·频率合成器的最终测试结果 | 第64-68页 |
·频率合成器实物图 | 第68-69页 |
结束语 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
作者在学期间取得的成果 | 第73页 |