| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 第1章 绪论 | 第8-11页 |
| ·JPEG2000概述 | 第8-9页 |
| ·国内外研究现状 | 第9-10页 |
| ·本文的主要内容 | 第10-11页 |
| 第2章 JPEG2000图像数据压缩原理 | 第11-25页 |
| ·DC电平位移 | 第11-12页 |
| ·分量变换 | 第12-13页 |
| ·可逆分量变换(RCT) | 第12页 |
| ·不可逆分量变换(ICT) | 第12-13页 |
| ·样本数据划分 | 第13-18页 |
| ·参考网格上的图像区域 | 第13-14页 |
| ·图像区域的填充块分割 | 第14-16页 |
| ·对分辨率层次(等级)划分与子带分裂 | 第16-17页 |
| ·对子带代码块的划分 | 第17-18页 |
| ·小波变换 | 第18-21页 |
| ·量化 | 第21-22页 |
| ·不可逆过程 | 第21页 |
| ·可逆过程 | 第21-22页 |
| ·EBCOT算法 | 第22-24页 |
| ·嵌入式码块 | 第22页 |
| ·质量层与结构 | 第22-23页 |
| ·位平面的编码过程 | 第23-24页 |
| ·算术编码器 | 第24-25页 |
| 第3章 JPEG2000图像数据编码系统的硬件设计 | 第25-33页 |
| ·系统的整体设计思想 | 第25-26页 |
| ·系统硬件各部分电路设计 | 第26-33页 |
| ·SDTV视频解码芯片ADV7181B设计 | 第26-27页 |
| ·ADV202的设计 | 第27-30页 |
| ·DSP系统设计 | 第30-32页 |
| ·电源及复位电路设计 | 第32页 |
| ·系统时序控制电路设计 | 第32-33页 |
| 第4章 JPEG2000图像数据编码系统的软件设计 | 第33-61页 |
| ·FPGA程序的设计 | 第33-46页 |
| ·系统寄存器设计 | 第33-35页 |
| ·ADV202的接口程序设计 | 第35-36页 |
| ·I~2C模块设计 | 第36-46页 |
| ·DSP程序的设计 | 第46-59页 |
| ·TMS320C6416的初始化 | 第47-50页 |
| ·ADV7181B的初始化 | 第50-52页 |
| ·ADV202的初始化 | 第52-59页 |
| ·主机程序的设计 | 第59-61页 |
| 第5章 试验结果分析及展望 | 第61-70页 |
| ·板卡实物图 | 第61页 |
| ·实验结果分析 | 第61-65页 |
| ·功能扩展 | 第65-70页 |
| ·MJPEG2000编码器 | 第65-66页 |
| ·标清JPEG2000解码系统 | 第66-67页 |
| ·高清电视信号JPEG2000编解码系统 | 第67-70页 |
| 结论 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-75页 |
| 攻读硕士学位期间发表论文 | 第75页 |