摘要 | 第1-4页 |
ABSTRACT | 第4-6页 |
目录 | 第6-8页 |
第一章 绪论 | 第8-13页 |
·选题意义 | 第8-9页 |
·技术与发展现状综述 | 第9-12页 |
·控制处理单元发展现状 | 第9页 |
·多处理器系统结构 | 第9-12页 |
·主要研究内容 | 第12页 |
·论文结构 | 第12-13页 |
第二章 系统需求和多处理器硬件系统架构 | 第13-18页 |
·系统需求 | 第13-14页 |
·系统结构和功能划分 | 第14-15页 |
·主节点的功能框图 | 第15-16页 |
·从节点的结构和功能 | 第16页 |
·结构设计 | 第16-18页 |
第三章 主节点的设计与实现 | 第18-33页 |
·嵌入式处理器介绍 | 第18-19页 |
·S3C2410处理器简介 | 第19-21页 |
·基于S3C2410A的主节点硬件设计 | 第21-33页 |
·电源电路 | 第22页 |
·时钟电路 | 第22-23页 |
·JTAG接口及复位逻辑 | 第23-24页 |
·系统存储器设计 | 第24-28页 |
·启动ROM设计 | 第25-27页 |
·SDRAM设计 | 第27-28页 |
·串行总线设计 | 第28-29页 |
·液晶显示接口和触摸屏接口电路 | 第29-30页 |
·以太网接口 | 第30-31页 |
·电路设计 | 第30-31页 |
·驱动设计 | 第31页 |
·基于S3C2410的主节点电路板 | 第31-33页 |
第四章 从节点的设计与实现 | 第33-49页 |
·从节点处理器 | 第33-34页 |
·单 DSP的从节点设计 | 第34-43页 |
·电源电路设计 | 第34-36页 |
·F2812扩展 SRAM和FLASH电路 | 第36-40页 |
·CPLD电路 | 第40页 |
·编码器接口电路 | 第40-41页 |
·通信接口电路 | 第41-43页 |
·PCB电路板 | 第43页 |
·双 DSP的从节点设计 | 第43-49页 |
·双口RAM IDT70V25的工作模式 | 第44-48页 |
·IDT70V25连接两个F2812A的接口设计 | 第48-49页 |
第五章 电路板设计与高速板布线 | 第49-56页 |
·PCB板布线过程 | 第49-52页 |
·布线和调试中要注意的一些问题 | 第52-55页 |
·信号完整性(Signal Integrity)问题 | 第53-54页 |
·硬件调试的注意事项 | 第54-55页 |
·本章小节 | 第55-56页 |
第六章 结语 | 第56-58页 |
·总结 | 第56页 |
·相关的研究工作和有待完善之处 | 第56-58页 |
参考文献 | 第58-59页 |
致谢 | 第59-60页 |
附录 A S3C2410A主节点电路原理图 | 第60-70页 |
附录 B 单个 DSP的从节点电路原理图 | 第70-75页 |
附录 C 双 DSP的从节点电路原理图 | 第75-78页 |