摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·背景介绍 | 第7-12页 |
·引言 | 第7页 |
·高速数字电路的定义 | 第7-8页 |
·信号完整性的定义及研究对象 | 第8页 |
·信号完整性的研究方法 | 第8-10页 |
·高速数字电路仿真软件介绍 | 第10-11页 |
·SI的分析流程 | 第11-12页 |
·本课题的任务和内容 | 第12页 |
·论文各章节的安排 | 第12-13页 |
第二章 高速电路板设计技术及高速信号完整性分析理论 | 第13-23页 |
·高速数字电路的设计流程 | 第13-16页 |
·传统的数字电路设计流程 | 第13-14页 |
·基于信号完整性分析的高速数字电路设计方法 | 第14-16页 |
·高速电路的基础理论知识 | 第16-17页 |
·集总系统与分布系统 | 第16-17页 |
·信号完整性的基本概念 | 第17-19页 |
·高速信号完整性基本理论 | 第19-23页 |
·电路高频时的一些效应 | 第19-20页 |
·传输线理论 | 第20-22页 |
·匹配理论 | 第22-23页 |
第三章 Cadence软件简介及工程操作流程 | 第23-38页 |
·Cadence Allegro SPB 16.2简介 | 第23-24页 |
·概述 | 第23-24页 |
·功能特点 | 第24页 |
·工程系统介绍 | 第24-27页 |
·运用Cadence软件进行高速电路的仿真流程 | 第27-38页 |
·在Allegro中准备好进行SI仿真的PCB版图 | 第29页 |
·转换IBIS库到dml格式并加载 | 第29-30页 |
·给器件加载对应模型 | 第30-31页 |
·定义板子的地线、电源电压 | 第31-32页 |
·调整PCB板叠层结构满足阻抗要求 | 第32页 |
·设置仿真参数 | 第32-33页 |
·用探针(Probe)指定仿真信号线 | 第33-34页 |
·生成仿真结果报告、设定报告包括的参数 | 第34页 |
·提取电路拓扑结构(建立) | 第34-36页 |
·仿真以及更改不同的电路条件重复仿真 | 第36-37页 |
·仿真结构分析 | 第37-38页 |
第四章 Cadence仿真实验结果及其评价 | 第38-49页 |
·高速信号仿真实验结果分析 | 第38-48页 |
·60MHz长距离传输线仿真结果及分析 | 第39-45页 |
·100MHz时钟传输线仿真结果及分析 | 第45-48页 |
·本章小结 | 第48-49页 |
第五章 总结与展望 | 第49-50页 |
参考文献 | 第50-52页 |
致谢 | 第52页 |