基于3-DES算法硬盘加解密卡的设计
摘要 | 第1-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第7-15页 |
·计算机安全的含义 | 第7-10页 |
·计算机安全的脆弱性 | 第8-9页 |
·研究计算机安全的意义 | 第9-10页 |
·课题研究的背景及意义 | 第10-12页 |
·计算机信息安全技术研究的现状 | 第10-11页 |
·加密卡课题的意义 | 第11-12页 |
·课题项目的设计思想 | 第12-15页 |
·硬盘加密卡设计思想概述 | 第12-13页 |
·工作计划与论文内容的安排 | 第13-15页 |
第二章 硬盘读写原理与数据传输方式 | 第15-29页 |
·硬盘读写与接口技术 | 第15-20页 |
·硬盘组成与正常读写工作原理 | 第15-16页 |
·硬盘接口技术与标准 | 第16-19页 |
·硬盘读写操作 | 第19-20页 |
·硬盘数据传输方式 | 第20-28页 |
·PIO传输模式的实现 | 第20-22页 |
·UDMA传输模式的实现 | 第22-28页 |
·本章小结 | 第28-29页 |
第三章 DES算法的研究和3-DES的实现 | 第29-39页 |
·DES算法的研究 | 第29-37页 |
·DES算法概述 | 第29页 |
·DES加密算法的执行 | 第29-37页 |
·3-DES的构建 | 第37-38页 |
·本章小结 | 第38-39页 |
第四章 硬盘加解密卡系统的设计方案 | 第39-64页 |
·系统构架 | 第39-40页 |
·芯片内部设计 | 第40-47页 |
·体系结构 | 第40页 |
·FPGA选型与3-DES算法的实现 | 第40-46页 |
·PROM的选择 | 第46-47页 |
·外围电路环境的设计 | 第47-63页 |
·IDE端的设计 | 第47-52页 |
·Flash控制模块的设计 | 第52-53页 |
·RC500射频模块设计 | 第53-55页 |
·UART通信模块 | 第55-59页 |
·刷卡开机及加密卡上电复位的考虑 | 第59-63页 |
·本章小结 | 第63-64页 |
第五章 硬盘加密卡的实现与测试 | 第64-69页 |
·加密卡的实现 | 第64-65页 |
·FPGA实现流程 | 第64-65页 |
·PCB板的完成和制造 | 第65页 |
·加密卡的测试 | 第65-68页 |
·测试平台和环境 | 第66页 |
·测试过程 | 第66-68页 |
·本章小结 | 第68-69页 |
总结与展望 | 第69-70页 |
附录 | 第70-72页 |
参考文献 | 第72-75页 |
攻读硕士学位期间发表过的论文 | 第75-76页 |
致谢 | 第76页 |