| 摘要 | 第1-6页 |
| 目录 | 第6-10页 |
| 第一章 引言 | 第10-12页 |
| ·项目背景 | 第10-11页 |
| ·项目内容 | 第11页 |
| ·论文架构 | 第11-12页 |
| 第二章 二次雷达简介 | 第12-16页 |
| ·二次雷达与一次雷达 | 第12-13页 |
| ·二次雷达与一次雷达的区别与联系 | 第12页 |
| ·二次雷达的主要优点 | 第12-13页 |
| ·二次雷达的发展 | 第13-14页 |
| ·二次雷达的兴起与发展演化 | 第13页 |
| ·从传统的二次雷达到单脉冲二次雷达 | 第13-14页 |
| ·S模式二次雷达 | 第14-16页 |
| 第三章 二次雷达系统原理 | 第16-22页 |
| ·系统组成 | 第16-17页 |
| ·天线特性 | 第17页 |
| ·询问信号格式 | 第17-18页 |
| ·应答信号格式 | 第18-19页 |
| ·单脉冲技术 | 第19-22页 |
| 第四章 硬件设计平台介绍 | 第22-35页 |
| ·FPGA结构与原理 | 第22-26页 |
| ·基于FPGA 的设计原则 | 第26-28页 |
| ·设计基本原则 | 第26-27页 |
| ·HDL 设计风格 | 第27-28页 |
| ·FPGA设计流程及其相应工具介绍 | 第28-35页 |
| ·FPGA 设计流程 | 第28-30页 |
| ·FPGA 开发工具介绍 | 第30-35页 |
| ·设计输入工具 | 第31页 |
| ·综合工具 | 第31-33页 |
| ·仿真工具 | 第33页 |
| ·布局布线工具 | 第33-35页 |
| 第五章 机载 MSSR 应答信号接收机硬件FPGA 实现 | 第35-55页 |
| ·FPGA顶层功能模块 | 第35-36页 |
| ·系统输入输出信号接口 | 第36-37页 |
| ·系统输入信号 | 第36-37页 |
| ·系统输出信号 | 第37页 |
| ·FPGA子模块介绍 | 第37-55页 |
| ·异步信号的本级同步 | 第37-38页 |
| ·本地PSV 信号的产生 | 第38-42页 |
| ·6dB 检测模块 | 第38页 |
| ·PSV 整合模块 | 第38-42页 |
| ·本地RSLS 信号的产生 | 第42-44页 |
| ·PSV 信号的分解 | 第44-48页 |
| ·框架检测、代码提取以及SPI、EMER 识别 | 第48页 |
| ·距离、时间等计数值的产生 | 第48-52页 |
| ·距离计数 | 第49-50页 |
| ·系统时间计数 | 第50-52页 |
| ·DPRAM 调整对其模块 | 第52-53页 |
| ·FPGA 与DSP 通信模块 | 第53页 |
| ·FPGA与AT96总线通信模块 | 第53-55页 |
| 第六章 总结 | 第55-57页 |
| 参考文献 | 第57-58页 |
| 致谢 | 第58-59页 |
| 个人简历 | 第59页 |