PCB电路原理图恢复软件的设计与实现
目录 | 第1-6页 |
表目录 | 第6-7页 |
图目录 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9-10页 |
第一章 引言 | 第10-14页 |
·课题背景 | 第10页 |
·课题来源 | 第10-11页 |
·国内外研究概况 | 第11-13页 |
·课题研究内容 | 第13页 |
·论文的结构与安排 | 第13-14页 |
第二章 PCB电路原理图恢复系统设计 | 第14-22页 |
·PCB电路原理图恢复系统的设计思路 | 第14页 |
·PCB电路原理图恢复系统的硬件组成架构 | 第14-15页 |
·PCB电路原理图恢复系统的软件组成架构 | 第15-16页 |
·PCB电路原理图恢复系统的工作过程 | 第16-17页 |
·逻辑还原软件的设计方案 | 第17-19页 |
·功能电路识别软件的设计方案 | 第19-21页 |
·网表比较软件的设计方案 | 第21-22页 |
第三章 PROTEL文件格式分析 | 第22-32页 |
·Protel原理图设计平台 | 第22-23页 |
·Protel原理图文件格式分析 | 第23-29页 |
·Protel逻辑元件符号库文件格式分析 | 第29-32页 |
第四章 逻辑还原软件的设计与实现 | 第32-43页 |
·逻辑还原软件的组成 | 第32-33页 |
·创建本地逻辑符号库模块的设计与实现 | 第33-35页 |
·创建本地符号库模块的设计思路 | 第33页 |
·创建本地符号库模块的程序设计 | 第33-35页 |
·逻辑符号布局模块的设计与实现 | 第35-39页 |
·逻辑符号布局模块的设计思路 | 第35页 |
·逻辑符号布局模块的程序设计 | 第35-39页 |
·网络号加载和删除模块的设计与实现 | 第39-40页 |
·网络号加载和删除模块的设计思路 | 第39页 |
·网络号加载和删除模块的程序设计 | 第39-40页 |
·逻辑整理模块的设计与实现 | 第40-43页 |
·原理图逻辑整理的思路 | 第41页 |
·原理图逻辑整理的工作原理 | 第41-43页 |
第五章 功能电路识别软件的设计与实现 | 第43-51页 |
·元件功能引脚连接关系的提取 | 第43-44页 |
·自定义电路单元的功能引脚连接关系提取 | 第43页 |
·典型电路单元的功能引脚连接关系提取 | 第43-44页 |
·目标元件及其网络提取 | 第44页 |
·目标单元搜索 | 第44-51页 |
·主索引搜索 | 第44-46页 |
·一次比较 | 第46-49页 |
·二次比较与回退 | 第49-51页 |
第六章 网表比较软件的设计与实现 | 第51-58页 |
·网表比较软件的设计思路 | 第51-52页 |
·网络关系提取模块 | 第52-54页 |
·网表比较模块 | 第54-55页 |
·文件输出模块 | 第55-58页 |
第七章 PCB电路原理图恢复系统的应用和性能评估 | 第58-62页 |
·PCB电路原理图恢复系统的应用 | 第58-61页 |
·PCB电路原理图恢复系统的技术创新点 | 第61页 |
·国内外技术水平对比 | 第61-62页 |
结束语 | 第62-63页 |
参考文献 | 第63-65页 |
作者在学期间取得的学术成果 | 第65-66页 |
致谢 | 第66页 |