多通道可编程雷达信号源设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第13-14页 |
缩略语对照表 | 第14-17页 |
第一章 绪论 | 第17-21页 |
1.1 研究背景与意义 | 第17页 |
1.2 国内外研究现状 | 第17-19页 |
1.3 章节安排 | 第19-21页 |
第二章 雷达信号波形设计 | 第21-41页 |
2.1 信号生成原理 | 第21-24页 |
2.1.1 DDFS的原理与构造 | 第21-23页 |
2.1.2 DDWS的原理与构造 | 第23-24页 |
2.1.3 DDS的特点 | 第24页 |
2.2 波形设计 | 第24-39页 |
2.2.1 正交线性调频波 | 第24-29页 |
2.2.2 正交二相编码信号 | 第29-33页 |
2.2.3 非线性调频信号 | 第33-38页 |
2.2.4 混沌二相编码信号 | 第38-39页 |
2.3 本章小结 | 第39-41页 |
第三章 波形产生与仿真 | 第41-59页 |
3.1 波形合成方法 | 第41页 |
3.2 线性调频波 | 第41-43页 |
3.3 二相编码信号 | 第43-45页 |
3.4 正交信号 | 第45-47页 |
3.4.1 正交频分线性调频信号 | 第45-46页 |
3.4.2 正交二相编码信号 | 第46-47页 |
3.5 非线性调频信号 | 第47-56页 |
3.5.1 汉明窗 | 第47-49页 |
3.5.2 高斯窗 | 第49-52页 |
3.5.3 布莱克曼窗 | 第52-54页 |
3.5.4 组合窗 | 第54-56页 |
3.6 混沌序列二相编码信号 | 第56-58页 |
3.7 本章小结 | 第58-59页 |
第四章 信号源系统设计 | 第59-81页 |
4.1 系统设计要求 | 第59-60页 |
4.2 硬件模块设计 | 第60-63页 |
4.2.1 系统硬件总体设计 | 第60-61页 |
4.2.2 上位机与硬件平台接口电路设计 | 第61-63页 |
4.3 上位机设计方案 | 第63-73页 |
4.3.1 上位机界面设计 | 第63-64页 |
4.3.2 以太网传输设计 | 第64-69页 |
4.3.3 仿真波形生成与显示 | 第69-71页 |
4.3.4 波形存储信息管理系统 | 第71-73页 |
4.4 FPGA逻辑控制模块设计 | 第73-79页 |
4.4.1 FPGA简介 | 第73-74页 |
4.4.2 以太网接收处理模块 | 第74-76页 |
4.4.3 FLASH读写控制模块 | 第76-77页 |
4.4.4 RAM读写控制模块 | 第77-79页 |
4.5 本章小结 | 第79-81页 |
第五章 系统性能测试与分析 | 第81-89页 |
5.1 测试平台搭建 | 第81-82页 |
5.2 LFM与二相编码测试 | 第82-84页 |
5.3 正交信号测试 | 第84-86页 |
5.4 混沌序列二相编码信号测试 | 第86页 |
5.5 非线性调频信号测试 | 第86-87页 |
5.6 本章小结 | 第87-89页 |
第六章 总结与展望 | 第89-91页 |
6.1 总结 | 第89页 |
6.2 展望 | 第89-91页 |
参考文献 | 第91-93页 |
致谢 | 第93-95页 |
作者简介 | 第95-96页 |