数据TLB的全定制设计与实现
| 摘要 | 第1-9页 |
| ABSTRACT | 第9-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题研究背景 | 第10-12页 |
| ·课题研究的主要内容及成果 | 第12-13页 |
| ·本文的组织结构 | 第13-14页 |
| 第二章 TLB的体系结构 | 第14-22页 |
| ·虚拟存储器基本原理 | 第14-17页 |
| ·存储管理单元结构 | 第17-18页 |
| ·TLB基本原理 | 第18-22页 |
| 第三章 TLB的电路设计 | 第22-45页 |
| ·X多核多线程处理器 | 第22-26页 |
| ·TLB总体结构 | 第26-29页 |
| ·TLB总体结构 | 第26-27页 |
| ·TLB工作时序 | 第27-29页 |
| ·TLB_CAM设计 | 第29-31页 |
| ·TLB_RAM设计 | 第31-36页 |
| ·TLB_RAM的结构 | 第31-32页 |
| ·TLB_RAM单元设计 | 第32-33页 |
| ·TLB_RAM阵列设计 | 第33-35页 |
| ·控制逻辑电路设计 | 第35-36页 |
| ·写地址生成电路设计 | 第36-39页 |
| ·记录位逻辑 | 第37-38页 |
| ·全1 判断逻辑 | 第38页 |
| ·优先编码逻辑 | 第38-39页 |
| ·比较电路设计 | 第39-42页 |
| ·电路延时优化 | 第42-44页 |
| ·本章小结 | 第44-45页 |
| 第四章 TLB的版图实现和模拟 | 第45-55页 |
| ·层次化全定制版图设计 | 第45-49页 |
| ·版图设计流程 | 第45-47页 |
| ·版图设计技巧 | 第47-49页 |
| ·TLB总体版图规划 | 第49-50页 |
| ·TLB单元模块的版图设计及模拟验证 | 第50-53页 |
| ·TLB_CAM版图 | 第50-51页 |
| ·TLB_RAM版图 | 第51-52页 |
| ·其他功能模块版图 | 第52-53页 |
| ·TLB整体版图设计及模拟验证 | 第53-54页 |
| ·本章小结 | 第54-55页 |
| 第五章 结束语 | 第55-57页 |
| ·课题工作总结 | 第55页 |
| ·未来工作展望 | 第55-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 作者在学期间取得的学术成果 | 第61页 |