首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

音频编解码芯片中的Sigma-Delta ADC的设计

摘要第5-7页
abstract第7-8页
第一章 绪论第12-16页
    1.1 课题背景及研究意义第12-13页
    1.2 论文主要工作第13-14页
    1.3 论文的组织结构第14-16页
第二章 SIGMA-DELTAADC设计概论第16-25页
    2.1 模数转换器的主要特性参数第16-17页
    2.2 SIGMA-DELTAA/D转换器基本原理第17-20页
        2.2.1 过采样技术第18-19页
        2.2.2 噪声整形技术第19-20页
    2.3 N阶SIGMA-DELTAADC第20-23页
        2.3.1 一阶SIGMA-DELTAADC第20页
        2.3.2 二阶SIGMA-DELTAADC第20-21页
        2.3.3 高阶SIGMA-DELTAADC第21-23页
    2.4 数字降采样滤波器第23-24页
    2.5 本章小结第24-25页
第三章 SIGMA-DELTAADC的设计与实现第25-64页
    3.1 SIGMA-DELTAADC体系结构的设计第25-29页
        3.1.1 量化器的位数第26-27页
        3.1.2 过采样率第27页
        3.1.3 调制器阶数第27-28页
        3.1.4 调制器环路结构第28-29页
    3.2 调制器系数设计第29-31页
    3.3 构建四阶调制器模型第31-34页
    3.4 SIGMA-DELTAADC的非理想特性第34-47页
        3.4.1 开关电容技术简介第34-35页
        3.4.2 积分器的非理想特性第35-38页
        3.4.3 开关非零导通电阻第38-40页
        3.4.4 比较器的非理想特性第40页
        3.4.5 电路噪声第40-44页
        3.4.6 调制器的功耗分析第44-45页
        3.4.7 非理想调制器的设计第45-47页
    3.5 SIGMA-DELTAADC的电路实现第47-63页
        3.5.1 开关电容积分器的设计第49-56页
        3.5.2 两相非交叠时钟电路的设计第56-57页
        3.5.3 比较器的设计第57-60页
        3.5.4 反馈DAC的设计第60-61页
        3.5.5 调制器的整体电路仿真第61-63页
    3.6 本章小结第63-64页
第四章 数字降采样低通滤波器的设计与实现第64-74页
    4.1 降采样滤波器的系统分析与设计第64-66页
    4.2 降采样滤波器的系统实现第66-71页
        4.2.1 级联积分梳状滤波器第66-68页
        4.2.2 半带滤波器第68-71页
    4.3 半带滤波器系数的CSD编码第71-73页
    4.4 本章小结第73-74页
第五章 SIGMA-DELTAADC的版图设计第74-79页
    5.1 版图设计考虑因素第74-75页
    5.2 SIGMA-DELTAADC版图设计第75-77页
    5.3 调制器整体版图设计第77-78页
    5.4 本章小结第78-79页
第六章 音频编解码芯片中SIGMA-DELTAADC的测试第79-86页
    6.1 ADC的静态性能参数第79页
    6.2 ADC的动态性能参数第79-81页
    6.3 音频编解码芯片的说明第81-83页
    6.4 测试结果第83-85页
    6.5 本章小结第85-86页
第七章 总结与展望第86-88页
    7.1 论文工作总结第86-87页
    7.2 工作展望第87-88页
致谢第88-89页
参考文献第89-91页

论文共91页,点击 下载论文
上一篇:纳米光纤激光器仿真计算研究
下一篇:1550nm大功率半导体脉冲激光器研究