摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第14-20页 |
1.1 研究背景与意义 | 第14-15页 |
1.2 研究现状 | 第15-18页 |
1.2.1 代码重构与软件重构技术 | 第15-16页 |
1.2.2 平台可重构技术 | 第16-17页 |
1.2.3 信号处理领域可重构技术 | 第17-18页 |
1.2.4 小结 | 第18页 |
1.3 课题研究内容 | 第18-19页 |
1.4 本文章节安排 | 第19-20页 |
第二章 解调算法模块分解及算法实现 | 第20-32页 |
2.1 数字解调器的开发 | 第20-23页 |
2.1.1 解调器开发的方式 | 第20-21页 |
2.1.2 解调算法开发的方式 | 第21-23页 |
2.2 解调算法模块实现 | 第23-31页 |
2.2.1 数字下变频模块 | 第24-25页 |
2.2.2 定时同步模块 | 第25-27页 |
2.2.3 载波同步模块 | 第27-29页 |
2.2.4 解比特输出模块 | 第29-31页 |
2.3 本章小结 | 第31-32页 |
第三章 解调算法软件重构实现 | 第32-52页 |
3.1 数字解调器软件重构 | 第32-35页 |
3.1.1 数字解调器软件重构原理 | 第32-34页 |
3.1.2 数字解调器软件重构的模型 | 第34-35页 |
3.1.3 重构性能分析 | 第35页 |
3.2 常规信号解调算法的实现——“源”的产生 | 第35-39页 |
3.2.1 BPSK/QPSK/8PSK连续信号解调算法实现 | 第35-36页 |
3.2.2 BPSK/QPSK/8PSK突发信号解调算法实现 | 第36-39页 |
3.3 重复代码检测与提取——“源”的质量 | 第39-44页 |
3.3.1 重复代码检测 | 第40-43页 |
3.3.2 重复代码提取 | 第43-44页 |
3.4 组件的设计与实现——“源”的规范 | 第44-50页 |
3.4.1 组件与组件模型 | 第44-46页 |
3.4.2 组件应用环境 | 第46-47页 |
3.4.3 解调算法软件重构组件设计与实现 | 第47-50页 |
3.5 创建组件库——“库”的建立 | 第50-51页 |
3.6 本章小结 | 第51-52页 |
第四章 新算法的重构与实现 | 第52-62页 |
4.1 组件化应用实现设计 | 第52-53页 |
4.2 OQPSK突发信号解调算法实现 | 第53-56页 |
4.2.1 需求分析 | 第54页 |
4.2.2 组件开发 | 第54-55页 |
4.2.3 应用开发与测试 | 第55-56页 |
4.3 16QAM连续信号解调算法实现 | 第56-59页 |
4.3.1 需求分析 | 第56-57页 |
4.3.2 组件开发 | 第57-58页 |
4.3.3 应用开发与测试 | 第58-59页 |
4.4 组件复用率分析 | 第59-60页 |
4.5 本章小结 | 第60-62页 |
第五章 解调器软件重构的实现与验证 | 第62-74页 |
5.1 硬件环境 | 第62-63页 |
5.1.1 信源部分 | 第62页 |
5.1.2 解调部分 | 第62-63页 |
5.2 解调器实现 | 第63-68页 |
5.2.1 DDC组件的移植 | 第64-65页 |
5.2.2 定时同步、载波同步和解比特输出组件的移植 | 第65-68页 |
5.3 解调器测试 | 第68-73页 |
5.3.1 OQPSK连续信号解调器测试 | 第68-70页 |
5.3.2 16QAM连续信号解调器测试 | 第70-73页 |
5.4 软件重构数字解调器评估 | 第73页 |
5.5 本章小结 | 第73-74页 |
第六章 总结与展望 | 第74-76页 |
6.1 本文总结 | 第74页 |
6.2 工作展望 | 第74-76页 |
致谢 | 第76-78页 |
参考文献 | 第78-81页 |
附录 文中主要英文缩写名词对照表 | 第81-82页 |
作者简历 | 第82页 |