面向SW64的二进制翻译关键技术研究
表目录 | 第6-7页 |
图目录 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9页 |
第一章 绪论 | 第10-16页 |
1.1 研究背景 | 第10-11页 |
1.1.1 二进制翻译技术分类及比较 | 第10-11页 |
1.1.2 动态二进制翻译技术概述 | 第11页 |
1.2 国内外发展现状 | 第11-15页 |
1.3 论文组织结构 | 第15-16页 |
第二章 二进制翻译系统结构组成 | 第16-24页 |
2.1 二进制翻译系统的软件结构 | 第16-21页 |
2.1.1 静态二进制翻译器 | 第18-19页 |
2.1.2 动态翻译执行器 | 第19-21页 |
2.2 主要功能设计 | 第21-24页 |
第三章 二进制翻译主要关键技术 | 第24-32页 |
3.1 关键技术之一:浮点异常处理 | 第24-25页 |
3.1.1 概述 | 第24页 |
3.1.2 解决方案 | 第24-25页 |
3.2 关键技术之二:标志位优化技术 | 第25-28页 |
3.2.1 概述 | 第25页 |
3.2.2 标志位数据流分析 | 第25-26页 |
3.2.3 标志位模式识别和翻译 | 第26-28页 |
3.3 关键技术之三:间接跳转提升 | 第28-32页 |
3.3.1 概述 | 第28页 |
3.3.2 间接跳转指令的用途 | 第28-29页 |
3.3.3 间接跳转提升的处理方法 | 第29-32页 |
第四章 动态翻译执行器的算法与实现 | 第32-42页 |
4.1 模块说明 | 第32-33页 |
4.2 总控模块算法与实现 | 第33-35页 |
4.3 反汇编模块算法与实现 | 第35-36页 |
4.4 解释模块算法与实现 | 第36-37页 |
4.5 翻译模块算法与实现 | 第37-40页 |
4.6 本地码执行模块算法与实现 | 第40-42页 |
第五章 测试与实验分析 | 第42-52页 |
5.1 测试用例 | 第42-47页 |
5.1.1 用于测试性能和正确性的用例 | 第42-43页 |
5.1.2 用于测试正确性的用例 | 第43-47页 |
5.2 测试环境 | 第47页 |
5.3 测试结果 | 第47-52页 |
结束语 | 第52-53页 |
简历 | 第53-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-58页 |