摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第5-10页 |
1.1 背景 | 第5-7页 |
1.2 研究现状 | 第7-8页 |
1.3 论文的主要研究内容和组织结构 | 第8-10页 |
第二章 流水线型模数转换器的非理想特性分析 | 第10-27页 |
2.1 模数转换器简介 | 第10-11页 |
2.2 模数转换器的性能参数 | 第11-12页 |
2.3 流水线型模数转换器的基本结构和工作原理 | 第12-14页 |
2.4 流水线型模数转换器的误差分析 | 第14-23页 |
2.4.1 MOS开关的热噪声 | 第15页 |
2.4.2 MOS开关的电荷注入和时钟馈通效应 | 第15-16页 |
2.4.3 采样保持电路的非理想效应 | 第16-18页 |
2.4.4 相乘数模转换器(MDAC) | 第18-22页 |
2.4.5 子级模数转换器(Sub-ADC) | 第22-23页 |
2.5 时钟的非理想效应 | 第23-27页 |
2.5.1 孔径抖动和时钟抖动对模数转换器信噪比的影响 | 第23-25页 |
2.5.2 时钟占空比对流水线型模数转换器的影响 | 第25-27页 |
第三章 时钟占空比校准电路的研究 | 第27-47页 |
3.1 校准电路性能的标准 | 第27-28页 |
3.2 时钟占空比校准电路的研究与比较 | 第28-33页 |
3.2.1 时钟占空比校准电路的研究 | 第28-32页 |
3.2.2 综合比较 | 第32-33页 |
3.3 基本电路的研究与设计 | 第33-39页 |
3.3.1 检测级 | 第33-37页 |
3.3.2 调整级 | 第37-39页 |
3.4 抖动分析 | 第39-47页 |
3.4.1 抖动的定义 | 第39-40页 |
3.4.2 反相器和时钟驱动电路的抖动分析 | 第40-47页 |
第四章 时钟占空比校准电路的设计 | 第47-61页 |
4.1 整体电路设计 | 第47-49页 |
4.2 模块电路设计 | 第49-57页 |
4.2.1 时钟驱动电路 | 第49-51页 |
4.2.2 占空比校准电路 | 第51-57页 |
4.3 电路的性能分析与仿真 | 第57-61页 |
4.3.1 工作频率范围和可调占空比范围 | 第57-58页 |
4.3.2 环路稳定性和调整精度 | 第58-60页 |
4.3.3 建立时间和附加抖动 | 第60-61页 |
第五章 版图设计和后仿真 | 第61-65页 |
5.1 版图设计 | 第61-63页 |
5.1.1 低噪声设计 | 第61-62页 |
5.1.2 匹配设计 | 第62页 |
5.1.3 最终版图 | 第62-63页 |
5.2 后仿真结果 | 第63-65页 |
第六章 总结与展望 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-71页 |