首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

低抖动时钟占空比校准电路的研究与设计

摘要第3-4页
Abstract第4页
第一章 绪论第5-10页
    1.1 背景第5-7页
    1.2 研究现状第7-8页
    1.3 论文的主要研究内容和组织结构第8-10页
第二章 流水线型模数转换器的非理想特性分析第10-27页
    2.1 模数转换器简介第10-11页
    2.2 模数转换器的性能参数第11-12页
    2.3 流水线型模数转换器的基本结构和工作原理第12-14页
    2.4 流水线型模数转换器的误差分析第14-23页
        2.4.1 MOS开关的热噪声第15页
        2.4.2 MOS开关的电荷注入和时钟馈通效应第15-16页
        2.4.3 采样保持电路的非理想效应第16-18页
        2.4.4 相乘数模转换器(MDAC)第18-22页
        2.4.5 子级模数转换器(Sub-ADC)第22-23页
    2.5 时钟的非理想效应第23-27页
        2.5.1 孔径抖动和时钟抖动对模数转换器信噪比的影响第23-25页
        2.5.2 时钟占空比对流水线型模数转换器的影响第25-27页
第三章 时钟占空比校准电路的研究第27-47页
    3.1 校准电路性能的标准第27-28页
    3.2 时钟占空比校准电路的研究与比较第28-33页
        3.2.1 时钟占空比校准电路的研究第28-32页
        3.2.2 综合比较第32-33页
    3.3 基本电路的研究与设计第33-39页
        3.3.1 检测级第33-37页
        3.3.2 调整级第37-39页
    3.4 抖动分析第39-47页
        3.4.1 抖动的定义第39-40页
        3.4.2 反相器和时钟驱动电路的抖动分析第40-47页
第四章 时钟占空比校准电路的设计第47-61页
    4.1 整体电路设计第47-49页
    4.2 模块电路设计第49-57页
        4.2.1 时钟驱动电路第49-51页
        4.2.2 占空比校准电路第51-57页
    4.3 电路的性能分析与仿真第57-61页
        4.3.1 工作频率范围和可调占空比范围第57-58页
        4.3.2 环路稳定性和调整精度第58-60页
        4.3.3 建立时间和附加抖动第60-61页
第五章 版图设计和后仿真第61-65页
    5.1 版图设计第61-63页
        5.1.1 低噪声设计第61-62页
        5.1.2 匹配设计第62页
        5.1.3 最终版图第62-63页
    5.2 后仿真结果第63-65页
第六章 总结与展望第65-66页
致谢第66-67页
参考文献第67-71页

论文共71页,点击 下载论文
上一篇:射频磁控溅射ZnO薄膜及其性能的研究
下一篇:S类功率放大器的研究与设计