摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
目录 | 第8-11页 |
第一章 绪论 | 第11-16页 |
1.1 背景 | 第11-12页 |
1.2 国内外相关技术研究现状 | 第12-13页 |
1.3 论文主要工作 | 第13-14页 |
1.4 论文结构 | 第14-15页 |
1.5 本章小结 | 第15-16页 |
第二章 软硬件关键技术研究 | 第16-29页 |
2.1 传输协议 | 第16-17页 |
2.2 AOC(Active Optical Cable有源光纤) | 第17-18页 |
2.3 GTP收发器接口 | 第18-21页 |
2.4 高速PCB布线原则 | 第21页 |
2.5 电路的电源模块 | 第21-23页 |
2.6 电路板增加去耦电容 | 第23-24页 |
2.7 LVDS | 第24-25页 |
2.7.1 LVDS电路的工作原理图 | 第24页 |
2.7.2 LVDS电平主要优点 | 第24-25页 |
2.8 其他技术介绍 | 第25-28页 |
2.9 本章小结 | 第28-29页 |
第三章 系统方案总体设计 | 第29-38页 |
3.1 系统设计需求 | 第29-30页 |
3.2 主要技术指标分析 | 第30-31页 |
3.3 系统方案设计 | 第31-36页 |
3.3.1 发送端 | 第31-34页 |
3.3.2 接收端 | 第34页 |
3.3.3 Aurora 8b/10b | 第34-36页 |
3.4 系统实现 | 第36-37页 |
3.5 本章小结 | 第37-38页 |
第四章 系统平台设计 | 第38-47页 |
4.1 硬件电路设计 | 第38-39页 |
4.2 PCB电路板硬件设计 | 第39-44页 |
4.2.1 Altium Designer设计软件 | 第39-40页 |
4.2.2 系统中BGA芯片布线规则 | 第40页 |
4.2.3 FPGA芯片的选择 | 第40-41页 |
4.2.4 参考时钟设计 | 第41-42页 |
4.2.5 AOC器件选择及设计 | 第42-43页 |
4.2.6 GTP接口设计 | 第43-44页 |
4.3 硬件设计中的其他问题 | 第44-46页 |
4.4 本章小结 | 第46-47页 |
第五章 系统软件设计 | 第47-57页 |
5.1 VHDL语言及设计步骤简介 | 第47-48页 |
5.2 程序总体设计 | 第48页 |
5.3 帧生成与解帧 | 第48-50页 |
5.4 Aurora 8b/10b | 第50-55页 |
5.4.1 8b/10b编码 | 第50-51页 |
5.4.2 初始化 | 第51-53页 |
5.4.3 差错处理 | 第53-55页 |
5.5 时钟管理模块 | 第55页 |
5.6 位宽变换 | 第55页 |
5.7 FIFO | 第55-56页 |
5.8 数据对齐 | 第56页 |
5.9 本章小结 | 第56-57页 |
第六章 系统功能测试与实现 | 第57-63页 |
6.1 硬件调试 | 第57-58页 |
6.2 软件调试方案 | 第58-59页 |
6.3 主要时序仿真及chipscope采集 | 第59-61页 |
6.4 数据计算 | 第61页 |
6.4.1 传输效率 | 第61页 |
6.4.2 数据速率范围 | 第61页 |
6.5 系统调试结论 | 第61-62页 |
6.6 本章小结 | 第62-63页 |
第七章 总结和展望 | 第63-65页 |
7.1 总结 | 第63页 |
7.2 问题和展望 | 第63-65页 |
参考文献 | 第65-68页 |
致谢 | 第68-69页 |
攻读学位期间发表的学术论文目录 | 第69页 |