首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

针对并发错误的异常处理机制的设计与实现

摘要第1-5页
ABSTRACT第5-9页
1 绪论第9-12页
   ·研究背景第9页
   ·研究意义第9-10页
   ·研究目标和内容第10-11页
   ·论文结构第11-12页
2 国内外研究现状及分析第12-22页
   ·并发程序第12-14页
   ·并发程序错误第14-17页
     ·数据竞争第14-15页
     ·原子性违例第15-17页
   ·异常机制第17-19页
   ·容错机制第19-21页
   ·本章小结第21-22页
3 并发程序容错机制研究第22-34页
   ·总体框架第22-23页
   ·研究示例第23-24页
   ·并发程序容错机制的设计第24-33页
     ·编译阶段第24-28页
     ·运行时阶段第28-33页
   ·本章小结第33-34页
4 并发程序容错机制的应用与评估第34-42页
   ·涉及的相关技术第34-37页
     ·Soot 工具介绍第34-35页
     ·AspectJ 工具介绍第35-37页
   ·实验评估第37-41页
     ·实验设计方法第37-38页
     ·实验准备第38-39页
     ·实验结果及分析第39-41页
   ·本章小结第41-42页
5 总结与展望第42-44页
   ·本文工作总结第42页
   ·研究展望第42-44页
参考文献第44-51页
致谢第51-52页
攻读学位期间发表的学术论文第52-54页

论文共54页,点击 下载论文
上一篇:基于KVM半虚拟化设备模型的客户机域间通信性能优化
下一篇:SiN_x掺杂SbTe相变存储材料研究