摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-14页 |
·引言 | 第10页 |
·集散控制系统概述 | 第10-12页 |
·国内外集散控制系统发展现况 | 第11页 |
·国内典型DCS特点 | 第11-12页 |
·国外典型DCS特点 | 第12页 |
·集散控制系统硬件系统及其发展方向阐述 | 第12-13页 |
·课题来源及本文主要工作 | 第13-14页 |
第2章 SupMAX800控制系统介绍及相关技术研究 | 第14-33页 |
·引言 | 第14-15页 |
·SupMAX800控制系统介绍 | 第15-19页 |
·SupMAX800系统体系结构 | 第15-16页 |
·SupMAX800控制系统硬件组成 | 第16-18页 |
·SupMAX800控制系统软件 | 第18-19页 |
·SupMAX800C控制系统DPU改进方案 | 第19-24页 |
·SupMAX800C控制系统DPU主要技术特性 | 第19页 |
·DPU结构原理 | 第19-20页 |
·DPU改进方案 | 第20-22页 |
·主要器件选型 | 第22-23页 |
·DPU电源模块的修改 | 第23-24页 |
·FPGA的双RAM功能实现 | 第24页 |
·SupMAX800D控制系统DPU相关技术研究 | 第24-32页 |
·CORTEX_M3内核研究 | 第24-27页 |
·FPGA技术研究 | 第27-31页 |
·PCI总线协议研究 | 第31-32页 |
·本章小结 | 第32-33页 |
第3章 DPU硬件设计与实现 | 第33-51页 |
·引言 | 第33页 |
·DPU硬件总体设计 | 第33-36页 |
·主要器件选型 | 第34-36页 |
·注意问题 | 第36页 |
·MCU部分电路设计 | 第36-41页 |
·STM32芯片供电及复位设计 | 第37-39页 |
·STM32芯片启动模式配置 | 第39-40页 |
·STM32数据I/O口和Address口分配 | 第40-41页 |
·FPGA部分电路设计 | 第41-44页 |
·FPGA配置电路设计 | 第41-43页 |
·FPGA芯逻辑I/O分配设计 | 第43-44页 |
·PCI 9054部分电路设计 | 第44-46页 |
·DPU卡PCI 9054配置模式选择及EEPROM接口设计 | 第44-46页 |
·PCI 9054桥接芯片与Local Bus端硬件电路设计 | 第46页 |
·DPU板设计中的关键问题 | 第46-50页 |
·电源设计 | 第46-48页 |
·Clock和RESET信号设计 | 第48-49页 |
·通信接口设计 | 第49页 |
·PCB板设计要点 | 第49-50页 |
·本章小结 | 第50-51页 |
第4章 DPU软件设计与实现 | 第51-67页 |
·引言 | 第51页 |
·STM32芯片内部软件设计 | 第51-54页 |
·FPGA内部软件设计 | 第54-66页 |
·双口RAM及内部操作时钟的设计 | 第54-57页 |
·双口RAM旗语通讯逻辑功能Verilog实现 | 第57-62页 |
·PCI9054接口逻辑设计 | 第62-66页 |
·本章小结 | 第66-67页 |
第5章 改进后DPU卡带FAO卡转换时间测试 | 第67-72页 |
·引言 | 第67页 |
·测试环境搭建 | 第67页 |
·测试步骤 | 第67-69页 |
·测试结果分析及问题解决方法 | 第69-71页 |
·本章小结 | 第71-72页 |
第6章 全文总结与后期工作展望 | 第72-74页 |
·全文总结 | 第72-73页 |
·后期展望 | 第73-74页 |
参考文献 | 第74-78页 |
致谢 | 第78-79页 |
作者攻读硕士学位期间发表的论文 | 第79页 |