| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第1章 绪论 | 第8-14页 |
| ·课题背景及研究的目的和意义 | 第8-11页 |
| ·PXI Express 总线简介 | 第8-9页 |
| ·PXI Express 总线技术优势 | 第9-10页 |
| ·PXI Express 总线应用前景 | 第10-11页 |
| ·国内外发展现状 | 第11-12页 |
| ·国外研究现状 | 第11页 |
| ·国内研究现状 | 第11-12页 |
| ·主要研究内容与本文结构 | 第12-14页 |
| 第2章 总体设计方案 | 第14-21页 |
| ·需求分析 | 第14-15页 |
| ·方案论证 | 第15-18页 |
| ·基于QSYS 的逻辑开发流程 | 第18-20页 |
| ·Qsys 开发流程的优势 | 第18-19页 |
| ·NoC 架构的优势 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第3章 PXI EXPRESS 接口硬件电路设计 | 第21-30页 |
| ·COMPACTPCI EXPRESS 信号的接口电路 | 第21-25页 |
| ·PCI Express 信号接口电路 | 第21-22页 |
| ·电源管理相关信号接口电路 | 第22-24页 |
| ·系统管理总线相关信号接口电路 | 第24页 |
| ·其他信号(槽位识别,系统槽识别)接口电路 | 第24-25页 |
| ·PXI-1 信号接口电路 | 第25页 |
| ·PXI EXPRESS 信号接口电路 | 第25-27页 |
| ·时钟基准接口电路 | 第25-26页 |
| ·差分星形触发信号接口电路 | 第26-27页 |
| ·电源系统设计 | 第27-29页 |
| ·本章小结 | 第29-30页 |
| 第4章 PXI EXPRESS 接口逻辑设计 | 第30-51页 |
| ·基于QSYS 的PXI EXPRESS 接口方案 | 第30-32页 |
| ·PXI EXPRESS 接口子系统设计方案 | 第32-47页 |
| ·接口子系统结构 | 第32-35页 |
| ·PCI Express IP 硬核 | 第35-41页 |
| ·时钟源、触发源控制与槽位识别功能IP 核设计 | 第41-43页 |
| ·系统管理总线控制器IP 核设计 | 第43-47页 |
| ·仪器功能逻辑接口模板设计 | 第47-49页 |
| ·控制状态寄存器组访问模块设计方案 | 第47-48页 |
| ·DMA 模式存储器读写模块设计方案 | 第48-49页 |
| ·本章小结 | 第49-51页 |
| 第5章 应用实例及测试 | 第51-60页 |
| ·应用实例 | 第51-54页 |
| ·槽位识别测试 | 第54页 |
| ·PCI EXPRESS 链路底层通信速率测试 | 第54-56页 |
| ·非DMA 模式读写速度及误码率测试 | 第56-57页 |
| ·DMA 模式下读写速度及误码率测试 | 第57-58页 |
| ·200MSA/S AD 功能电路测试 | 第58-60页 |
| 结论 | 第60-61页 |
| 参考文献 | 第61-64页 |
| 攻读硕士学位期间发表的论文及其它成果 | 第64-66页 |
| 致谢 | 第66页 |