高频高精度时钟拉偏测试板设计
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 绪论 | 第9-25页 |
·时钟拉偏板的设计背景介绍 | 第9-19页 |
·时钟拉偏板时钟精度和稳定性介绍 | 第19-22页 |
·课题的目的和意义 | 第22-23页 |
·论文的结构和内容 | 第23-25页 |
第二章 时钟拉偏板硬件设计 | 第25-49页 |
·时钟拉偏板硬件整体设计思路分析 | 第25-28页 |
·硬件电路详细设计分析 | 第28-46页 |
·时钟拉偏测试板实物图 | 第46-48页 |
·本章小结 | 第48-49页 |
第三章 时钟拉偏板的软件部分设计介绍 | 第49-54页 |
·时钟拉偏板的软件设计框图 | 第49-52页 |
·本章小结 | 第52-54页 |
第四章 时钟拉偏板仿真波形分析 | 第54-58页 |
·INPUTA 仿真波形 | 第54-56页 |
·OUPUT0 仿真波形 | 第56-58页 |
第五章 时钟拉偏板调试波形分析 | 第58-82页 |
·时钟拉偏板调试 | 第58-69页 |
·时钟拉偏板的触发延时调试 | 第69-72页 |
·时钟拉偏板的相位偏移调试 | 第72-75页 |
·最大输出频率测试 | 第75-78页 |
·最小输出步进测试 | 第78-80页 |
·本章小结 | 第80-82页 |
第六章 总结与展望 | 第82-83页 |
·总结 | 第82页 |
·展望 | 第82-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-86页 |
附录 | 第86页 |