宽带中频信号高精度采集1G/12Bits与处理模块硬件系统设计
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 引言 | 第10-13页 |
·论文的研究背景和意义 | 第10-11页 |
·国外相关技术发展动态 | 第11-12页 |
·论文主要研究内容 | 第12-13页 |
第二章 系统整体设计方案 | 第13-21页 |
·中频采集与处理系统的整体设计方案 | 第13-14页 |
·采集板的功能设计方案 | 第14-15页 |
·存储功能设计方案 | 第15页 |
·数字处理功能设计方案 | 第15-16页 |
·上位机接口设计方案 | 第16页 |
·SFP+光模块设计方案 | 第16-17页 |
·通用性及多功能性设计方案 | 第17-19页 |
·电源和信号完整性设计方案 | 第19页 |
·本章小结 | 第19-21页 |
第三章 中频采集板和处理板的硬件设计 | 第21-38页 |
·中频采集板的硬件设计 | 第21-27页 |
·滤波器组以及四选一模拟通道 | 第21-23页 |
·并行采样硬件设计 | 第23-24页 |
·时钟电路设计 | 第24-26页 |
·高速ADC数据解串 | 第26-27页 |
·采集板FMC接口设计 | 第27-28页 |
·中频处理板的整体结构 | 第28-30页 |
·中频处理板的FMC接口设计 | 第30-31页 |
·存储模块的实现 | 第31-32页 |
·DSP模块的实现 | 第32-34页 |
·上位机接口模块的实现 | 第34-36页 |
·SFP+光模块实现 | 第36-37页 |
·本章小结 | 第37-38页 |
第四章 硬件系统的信号完整性分析及设计 | 第38-77页 |
·硬件系统的板级整体规划 | 第38-43页 |
·硬件系统的板级整体规划 | 第38页 |
·阻抗可控的传输线 | 第38-41页 |
·中频处理板的叠层结构 | 第41-43页 |
·硬件系统的电源完整性设计 | 第43-52页 |
·采集系统的功耗 | 第43-45页 |
·电源的选型 | 第45-46页 |
·电源的精度及对地弹和轨道塌陷的抑制 | 第46-51页 |
·电源芯片的散热 | 第51-52页 |
·电源轨道的分配 | 第52页 |
·中频处理板的串扰分析及抑制 | 第52-58页 |
·中频处理板的串扰问题 | 第52-53页 |
·单端信号线串扰的抑制 | 第53-56页 |
·差分信号线中串扰的抑制 | 第56-57页 |
·DDR3信号串扰的抑制 | 第57-58页 |
·SFP+光模块设计的传输线损耗分析 | 第58-62页 |
·SFP+光模块的性能指标和硬件设计要点 | 第58页 |
·光模块传输线的损耗 | 第58-61页 |
·光模块布线的长度匹配 | 第61-62页 |
·中频处理板电路的阻抗匹配设计 | 第62-76页 |
·采集板子板和中频处理的端接 | 第62-70页 |
·光模块传输线的阻抗匹配 | 第70-71页 |
·DDR3的端接和阻抗匹配 | 第71-72页 |
·过孔的影响和减少过孔处阻抗突变的方法 | 第72-74页 |
·端接对轨道塌陷的影响 | 第74-76页 |
·本章小结 | 第76-77页 |
第五章 测试结果和分析 | 第77-84页 |
·测试平台介绍 | 第77页 |
·电源的测试 | 第77-78页 |
·时钟的测试 | 第78-79页 |
·AD采样数据的测试 | 第79-80页 |
·模拟通道测试 | 第80-82页 |
·HPI总线数据传输测试 | 第82-83页 |
·中频处理的效果和信噪比的测试 | 第83-84页 |
第六章 结束语 | 第84-85页 |
致谢 | 第85-86页 |
参考文献 | 第86-88页 |
附录 | 第88-89页 |
攻读硕士学位期间取得的研究成果 | 第89页 |