LTE系统信道译码研究及多核DSP实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-14页 |
| 第一章 绪论 | 第14-19页 |
| ·研究背景 | 第14-16页 |
| ·LTE系统物理层概述 | 第14-16页 |
| ·信道编码简介 | 第16页 |
| ·研究现状 | 第16-18页 |
| ·TBCC并行译码的研究现状 | 第17页 |
| ·Turbo并行译码的研究现状 | 第17-18页 |
| ·本文研究工作及内容安排 | 第18-19页 |
| 第二章 LTE系统中卷积码的编译码 | 第19-39页 |
| ·卷积码的编码 | 第19-24页 |
| ·基本卷积码编码 | 第19-24页 |
| ·LTE系统中的TBCC编码结构 | 第24页 |
| ·卷积码的译码 | 第24-34页 |
| ·Viterbi译码算法 | 第25-31页 |
| ·ZTCC与DTCC的译码 | 第31-32页 |
| ·TBCC的译码 | 第32-34页 |
| ·卷积码的并行译码 | 第34-38页 |
| ·Viterbi算法的并行分解 | 第34-36页 |
| ·TBCC的并行译码算法 | 第36-38页 |
| ·本章小结 | 第38-39页 |
| 第三章 LTE系统中Turbo码的编译码 | 第39-56页 |
| ·Turbo编码 | 第39-42页 |
| ·基本Turbo编码结构 | 第39-40页 |
| ·LTE系统中的Turbo编码结构 | 第40-42页 |
| ·Turbo译码 | 第42-52页 |
| ·迭代译码结构 | 第42-43页 |
| ·BCJR算法 | 第43-50页 |
| ·log_MAP算法 | 第50-51页 |
| ·Max-log-MAP算法 | 第51-52页 |
| ·Turbo并行译码 | 第52-55页 |
| ·本章小结 | 第55-56页 |
| 第四章 多核DSP软硬件环境 | 第56-71页 |
| ·C6474EVM特征简介 | 第56-58页 |
| ·通信方式介绍 | 第58-63页 |
| ·片内通信方式介绍 | 第58-61页 |
| ·片间通信方式介绍 | 第61-63页 |
| ·TI DSP集成开发环境CCS | 第63-65页 |
| ·TI C6000 系列DSP C代码的优化 | 第65-70页 |
| ·编写高效代码 | 第65-66页 |
| ·使用编译器优化选项 | 第66-67页 |
| ·使用优化库 | 第67-68页 |
| ·优化效果仿真 | 第68-70页 |
| ·本章小结 | 第70-71页 |
| 第五章 仿真与实现 | 第71-87页 |
| ·TBCC译码算法的仿真、实现与优化 | 第71-79页 |
| ·传统译码算法仿真与分析 | 第71-73页 |
| ·并行译码算法仿真与分析 | 第73-76页 |
| ·并行译码在多核DSP上的实现与优化 | 第76-79页 |
| ·Turbo码译码算法的仿真、实现与优化 | 第79-86页 |
| ·传统译码算法仿真与分析 | 第79-81页 |
| ·并行译码算法仿真与分析 | 第81-83页 |
| ·并行译码在多核DSP上的实现与优化 | 第83-86页 |
| ·本章小结 | 第86-87页 |
| 第六章 总结与展望 | 第87-89页 |
| ·总结 | 第87-88页 |
| ·展望 | 第88-89页 |
| 致谢 | 第89-90页 |
| 参考文献 | 第90-93页 |
| 个人简历及攻读硕士学位期间的研究成果 | 第93-94页 |