基于同时多线程的取指控制机制研究
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-16页 |
·课题的背景与意义 | 第10-11页 |
·国内外研究现状 | 第11-13页 |
·国外研究现状 | 第11-12页 |
·国内研究现状 | 第12-13页 |
·论文的主要工作 | 第13-14页 |
·论文的组织结构 | 第14-16页 |
第2章 同时多线程取指控制机制综述 | 第16-26页 |
·同时多线程处理器 | 第16-19页 |
·同时多线程处理器体系结构 | 第16-18页 |
·同时多线程处理器的关键技术 | 第18-19页 |
·取指策略 | 第19-21页 |
·基于指令吞吐率 | 第20页 |
·基于公平性 | 第20页 |
·基于资源分配 | 第20-21页 |
·分支预测器 | 第21-23页 |
·基于分支历史 | 第21-22页 |
·基于值预测器 | 第22-23页 |
·基于神经元网络 | 第23页 |
·模拟平台 | 第23-25页 |
·SMTSIM 模拟器 | 第23-24页 |
·SPEC 2000 测试程序 | 第24-25页 |
·GCC 编译器 | 第25页 |
·本章小结 | 第25-26页 |
第3章 同时多线程取指策略设计与验证 | 第26-40页 |
·现有取指策略的分析与改进 | 第26-27页 |
·ICOUNT 取指策略 | 第26-27页 |
·其他取指策略 | 第27页 |
·IFSBSMT 取指策略 | 第27-32页 |
·IFSBSMT 取指策略实现原理 | 第28-31页 |
·IFSBSMT 取指策略实例分析 | 第31-32页 |
·IFSBSMT 策略性能测试 | 第32-38页 |
·性能测试方案设计 | 第32-33页 |
·参数 P 值的选取 | 第33-34页 |
·性能测试结果分析 | 第34-38页 |
·本章小结 | 第38-40页 |
第4章 同时多线程分支预测器设计与验证 | 第40-50页 |
·现有分支预测器的分析与改进 | 第40-42页 |
·两级自适应分支预测器 | 第40-42页 |
·其他分支预测器 | 第42页 |
·TBHBP 分支预测器 | 第42-46页 |
·TBHBP 分支预测器硬件结构 | 第43-44页 |
·TBHBP 分支预测器实现流程 | 第44-46页 |
·TBHBP 分支预测器功能分析 | 第46页 |
·TBHBP 分支预测器性能测试 | 第46-49页 |
·性能测试方案设计 | 第46-47页 |
·性能测试结果分析 | 第47-49页 |
·本章小结 | 第49-50页 |
第5章 同时多线程取指控制机制设计与验证 | 第50-56页 |
·FCMBSMT 取指控制机制实现流程 | 第50-51页 |
·FCMBSMT 取指控制机制功能分析 | 第51-52页 |
·性能测试结果分析 | 第52-55页 |
·本章小结 | 第55-56页 |
结论 | 第56-58页 |
参考文献 | 第58-62页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第62-64页 |
致谢 | 第64页 |