摘要 | 第1-3页 |
ABSTRACT | 第3-7页 |
1 绪论 | 第7-13页 |
·研究的背景及研究的意义 | 第7-9页 |
·研究的背景 | 第7-8页 |
·研究的意义 | 第8-9页 |
·研究领域国内外的研究动态及发展趋势 | 第9-11页 |
·国内外研究动态 | 第9-11页 |
·发展趋势 | 第11页 |
·主要工作 | 第11-13页 |
2 VC-1 视频编码技术的分析及 IP 核技术 | 第13-25页 |
·VC-1 编码器结构 | 第13-14页 |
·VC-1 视频编码应用的主要技术 | 第14-17页 |
·变换和量化 | 第14-15页 |
·运动补偿 | 第15-16页 |
·熵编码 | 第16-17页 |
·环路滤波和重叠平滑 | 第17页 |
·知识产权(IP)核的基本概念及其设计背景 | 第17-19页 |
·知识产权(IP)核设计技术 | 第19-21页 |
·规格定义 | 第19-20页 |
·行为级描述 RTL 级描述的转化 | 第20页 |
·确定约束条件,完成逻辑综合与逻辑优化 | 第20-21页 |
·门级仿真 | 第21页 |
·IP 软核的设计 | 第21-24页 |
·提供 Verilog 和 VHDL 的核和测试平台 | 第22-23页 |
·RTL 编码设计问题 | 第23-24页 |
·本章小结 | 第24-25页 |
3 离散余弦变换(DCT)分析 | 第25-31页 |
·DCT 在图像处理中的作用 | 第25-27页 |
·DCT 分析 | 第27-29页 |
·一维离散余弦变换(1-D DCT) | 第27-28页 |
·二维离散余弦变换(2-D DCT) | 第28-29页 |
·二维 DCT/IDCT 快速算法 | 第29-30页 |
·本章小结 | 第30-31页 |
4 离散余弦变换(DCT)的 IP 核设计及优化 | 第31-53页 |
·VC-1 标准的二维离散余弦变换(2-D DCT)运算分析 | 第31-35页 |
·整数 DCT 变换的硬件实现算法设计 | 第35-45页 |
·控制逻辑设计 | 第36-37页 |
·数据预处理设计 | 第37-39页 |
·一维 DCT 单元设计 | 第39-42页 |
·转置 RAM 设计 | 第42-45页 |
·时序分析与优化 | 第45-50页 |
·流水线设计技术 | 第45-47页 |
·四行(列)模式下设计优化 | 第47-48页 |
·八行(列)模式下设计优化 | 第48-50页 |
·逻辑设计中应注意的问题 | 第50-52页 |
·组合逻辑设计中的竞争和冒险 | 第50-52页 |
·存储器设计问题 | 第52页 |
·时钟设计问题 | 第52页 |
·本章小结 | 第52-53页 |
5 DCT 变换 IP 软核 FPGA 验证 | 第53-68页 |
·FPGA 技术概述 | 第53-56页 |
·FPGA 验证意义 | 第54-55页 |
·FPGA 中逻辑实现原理 | 第55页 |
·Altera 公司 FPGA 的基本组成 | 第55-56页 |
·FPGA 验证所需 EDA 开发环境设置 | 第56-62页 |
·Altera 公司的集成 FPGA 开发环境 Quartus II | 第56-59页 |
·Model Technology公司的仿真软件 ModelSim 6.6 se | 第59-62页 |
·DCT 验证平台设计 | 第62-67页 |
·激励生成 | 第62-64页 |
·验证的设计(DUT) | 第64页 |
·输出校验 | 第64-67页 |
·本章小结 | 第67-68页 |
6 总结与展望 | 第68-70页 |
·总结 | 第68-69页 |
·展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
附录 | 第73-88页 |