基于FPGA高清视频车辆检测系统的设计与实现
中文摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-13页 |
·课题背景及研究意义 | 第9-10页 |
·国内外研究的现状及难点 | 第10-12页 |
·国内外视频车辆检测技术研究的现状 | 第10-11页 |
·国内外视频车辆检测系统硬件平台状况 | 第11-12页 |
·论文研究的主要内容 | 第12-13页 |
第二章 视频车辆检测理论 | 第13-22页 |
·视频车辆检测系统框架 | 第13-14页 |
·视频车辆检测预处理 | 第14-17页 |
·帧差法 | 第14-15页 |
·背景差法 | 第15-16页 |
·非监督分割法 | 第16-17页 |
·车辆检测模块 | 第17-20页 |
·阈值法 | 第17页 |
·检测线法 | 第17-18页 |
·边缘检测法 | 第18-19页 |
·时域运动估计法 | 第19页 |
·模型法 | 第19-20页 |
·车辆跟踪模块 | 第20-21页 |
·本章小结 | 第21-22页 |
第三章 视频车辆检测系统硬件平台设计 | 第22-41页 |
·硬件系统总体需求及设计 | 第22-25页 |
·视频车辆检测系统应用示例 | 第22-23页 |
·视频车辆检测系统设计 | 第23-25页 |
·Spartan3a dsp 的结构 | 第25-28页 |
·基于FPGA 的视频检测系统硬件的设计 | 第28-33页 |
·电源电路的设计 | 第29-31页 |
·系统复位电路 | 第31页 |
·系统时钟电路 | 第31-32页 |
·FPGA 配置电路及JTAG 电路 | 第32-33页 |
·前端图像采集CMOS 图像传感器 | 第33-36页 |
·CMOS 图像传感器 | 第34页 |
·CMOS sensor 模块设计 | 第34-36页 |
·DDR2 存储电路设计 | 第36-39页 |
·DDR2 硬件电路设计 | 第36-37页 |
·DDR2 PCB 布线设计 | 第37-39页 |
·VGA 显示接口 | 第39-40页 |
·本章小结 | 第40-41页 |
第四章 FPGA IP Core 设计 | 第41-59页 |
·FPGA 设计开发流程 | 第41-42页 |
·FPGA 内部模块设计 | 第42-44页 |
·背景相减分离模块的设计 | 第44-46页 |
·背景相减分离模块结构设计 | 第44-45页 |
·背景相减分离模块状态机 | 第45-46页 |
·DDR2 控制器模块设计 | 第46-53页 |
·用户界面接口模块设计 | 第47页 |
·读写数据接口 | 第47-48页 |
·DDR2 控制模块 | 第48-49页 |
·DDR2 控制器时序设计 | 第49-52页 |
·综合后性能及占用资源 | 第52-53页 |
·CMOS 图像传感器接口模块的设计 | 第53-57页 |
·CMOS 图像传感器初始化模块设计 | 第53-56页 |
·图像数据采集模块设计 | 第56-57页 |
·本章小结 | 第57-59页 |
第五章 总结与展望 | 第59-61页 |
·本文主要研究工作 | 第59页 |
·本文研究工作展望 | 第59-61页 |
参考文献 | 第61-64页 |
致谢 | 第64-65页 |