摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-12页 |
·论文研究的背景和意义 | 第7-8页 |
·基于上下文的自适应算术编码研究现状 | 第8-9页 |
·图像处理实现方式的选择 | 第9-11页 |
·论文章节安排 | 第11-12页 |
第二章 算术编码原理 | 第12-23页 |
·传统算术编码 | 第12-13页 |
·传统算术编码算法 | 第12-13页 |
·传统算术编码算法的局限性 | 第13页 |
·自适应二进制算术编码 | 第13-17页 |
·有限精度实现 | 第13-15页 |
·无乘法运算实现 | 第15-16页 |
·自适应概率估计 | 第16-17页 |
·JPEG2000中算术编码算法 | 第17-22页 |
·上下文状态表及概率估计查找表 | 第18-20页 |
·大小概率编码 | 第20-21页 |
·重归一化 | 第21-22页 |
·编码结束 | 第22页 |
·本章小结 | 第22-23页 |
第三章 基于状态机控制的串行 MQ编码器设计及仿真 | 第23-31页 |
·串行 MQ编码器的硬件结构 | 第23页 |
·串行 MQ编码器流程设计 | 第23-27页 |
·初始化流程设计 | 第23-24页 |
·概率编码流程设计 | 第24-25页 |
·重整流程设计 | 第25-26页 |
·结束流程设计 | 第26-27页 |
·Modelsim仿真 | 第27-30页 |
·本章小结 | 第30-31页 |
第四章 基于动态流水控制的并行 MQ编码器设计及仿真 | 第31-41页 |
·动态流水线设计 | 第31-32页 |
·MQ编码器的算法优化 | 第32-36页 |
·概率估计的优化 | 第32页 |
·区间更新的化简 | 第32-33页 |
·重归一化的优化 | 第33-35页 |
·字节输出过程的改进 | 第35-36页 |
·并行 MQ编码器的仿真结果 | 第36-40页 |
·本章小结 | 第40-41页 |
第五章 JPEG2000中MQ编码器的FPGA验证 | 第41-53页 |
·Xilinx嵌入式开发系统组成介绍 | 第41-44页 |
·EDK设计的实现流程 | 第41-42页 |
·片内微处理器软核MicroBlaze | 第42-44页 |
·MQ编码器验证系统结构 | 第44-48页 |
·UART模块的实现 | 第44-45页 |
·GPIO模块的实现 | 第45-48页 |
·EDK设计模块作为编码器子系统的测试 | 第48-52页 |
·本章小结 | 第52-53页 |
第六章 全文总结和展望 | 第53-54页 |
参考文献 | 第54-57页 |
附录 | 第57-73页 |
附录一 test_mq工程的软件测试代码 | 第57-59页 |
附录二 并行MQ编码字节输出的软件代码 | 第59-60页 |
附录三 并行MQ编码的部分verilog代码 | 第60-72页 |
附录四 并行流水实现MQ编码的顶层硬件电路图 | 第72-73页 |
致谢 | 第73-74页 |
攻读学位期间主要的研究成果 | 第74页 |