| 摘要 | 第1-5页 |
| Abstract | 第5-13页 |
| 第一章 绪论 | 第13-18页 |
| ·课题来源及意义 | 第13-14页 |
| ·研究现状及研究意义 | 第14-16页 |
| ·研究现状 | 第14-15页 |
| ·研究意义 | 第15-16页 |
| ·课题研究内容 | 第16-17页 |
| ·本论文的安排 | 第17-18页 |
| 第二章 自重构计算系统基础 | 第18-30页 |
| ·可重构计算概述 | 第18-22页 |
| ·可重构逻辑器件的编程技术 | 第18-19页 |
| ·可重构逻辑器件的分类 | 第19-22页 |
| ·可重构计算系统的基本结构及分类 | 第22-27页 |
| ·可重构系统的基本结构 | 第22页 |
| ·可重构系统的分类 | 第22-25页 |
| ·可重构技术的应用 | 第25-27页 |
| ·基于FPGA 的可重构技术 | 第27-29页 |
| ·FPGA 简介 | 第27页 |
| ·FPGA 的基本结构 | 第27-28页 |
| ·FPGA 部分重构技术 | 第28-29页 |
| ·FPGA 上基于SOPC 的部分自重构技术 | 第29页 |
| ·本章小结 | 第29-30页 |
| 第三章 基于EAPR 的部分重构设计方法研究 | 第30-41页 |
| ·部分重构技术概述 | 第30-33页 |
| ·静态重构技术与动态重构技术 | 第30-31页 |
| ·部分重构技术的优势 | 第31-33页 |
| ·部分重构设计方法的研究现状 | 第33-38页 |
| ·基于定制的部分可重构逻辑器件 | 第33页 |
| ·基于FPGA 的部分可重构设计方法 | 第33-38页 |
| ·基于EAPR 的部分重构设计方法 | 第38-40页 |
| ·基于EAPR 的部分重构设计流程 | 第38-40页 |
| ·基于EAPR 的部分重构设计方法的优点 | 第40页 |
| ·本章小结 | 第40-41页 |
| 第四章 基于SOPC 的部分自重构系统设计与实现 | 第41-82页 |
| ·基于SOPC 的部分自重构系统概述 | 第41-42页 |
| ·基于SOPC 的部分自重构系统关键技术研究 | 第42-46页 |
| ·系统的开发流程 | 第42-44页 |
| ·模块间的通信 | 第44-45页 |
| ·内部配置访问端口(ICAP)的操作 | 第45-46页 |
| ·基于SOPC 的部分自重构FFT 系统的设计与实现 | 第46-81页 |
| ·系统的基本结构及设计流程 | 第46-48页 |
| ·系统硬件设计 | 第48-62页 |
| ·系统的软件设计 | 第62-67页 |
| ·系统实现流程 | 第67-81页 |
| ·本章小结 | 第81-82页 |
| 第五章 实验测试与结果分析 | 第82-89页 |
| ·实验平台介绍 | 第82-85页 |
| ·测试方法 | 第85-86页 |
| ·测试结果与分析 | 第86-88页 |
| ·本章小结 | 第88-89页 |
| 第六章 结束语 | 第89-91页 |
| ·总结 | 第89-90页 |
| ·展望 | 第90-91页 |
| 致谢 | 第91-92页 |
| 参考文献 | 第92-95页 |
| 附录 | 第95-115页 |
| 个人简历 | 第115-116页 |
| 攻读硕士学位期间的研究成果 | 第116-117页 |