CORDIC的IP核生成平台的设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-7页 |
| 目录 | 第7-9页 |
| 第1章 绪论 | 第9-12页 |
| ·课题研究背景 | 第9-10页 |
| ·课题研究目的 | 第10-11页 |
| ·课题所做工作及本文结构 | 第11-12页 |
| 第2章 CORDIC算法及其定点化 | 第12-18页 |
| ·CORDIC算法 | 第12-15页 |
| ·CORDIC基本原理 | 第12-13页 |
| ·旋转模式 | 第13-14页 |
| ·相角模式 | 第14-15页 |
| ·CORDIC的定点化设计 | 第15-17页 |
| ·CORDIC的定点量化 | 第15-16页 |
| ·定点CORDIC的误差分析 | 第16-17页 |
| ·本章小结 | 第17-18页 |
| 第3章 CORDIC电路的设计 | 第18-30页 |
| ·数字下变频 | 第18-19页 |
| ·旋转模式CORDIC电路的设计 | 第19-20页 |
| ·相角模式CORDIC电路的设计 | 第20-22页 |
| ·CORDIC电路的实现架构 | 第22-26页 |
| ·全串行方式 | 第22-23页 |
| ·全并行方式 | 第23-24页 |
| ·串并结合方式 | 第24-26页 |
| ·对CORDIC电路的两点改进 | 第26-29页 |
| ·输入预处理 | 第26-27页 |
| ·系统增益处理 | 第27-29页 |
| ·本章小结 | 第29-30页 |
| 第4章 CORDIC电路的验证与FPGA实现 | 第30-37页 |
| ·CORDIC电路的验证 | 第30-33页 |
| ·一致性验证原理 | 第30-31页 |
| ·功能仿真 | 第31-33页 |
| ·CORDIC电路的FPGA实现 | 第33-36页 |
| ·CORDIC电路的综合 | 第34页 |
| ·CORDIC电路的实现与测试 | 第34-36页 |
| ·本章小结 | 第36-37页 |
| 第5章 IP核生成平台的设计 | 第37-46页 |
| ·不同应用场合中CORDIC电路结构的比较 | 第37-40页 |
| ·输入预处理单元的比较 | 第38页 |
| ·迭代单元的比较 | 第38-39页 |
| ·控制逻辑的比较 | 第39-40页 |
| ·系统增益调整单元的比较 | 第40页 |
| ·CORDIC的RTL代码生成平台的设计 | 第40-43页 |
| ·RTL平台的控制参数 | 第41-42页 |
| ·RTL平台的构造 | 第42-43页 |
| ·CORDIC一致性验证平台的设计 | 第43-45页 |
| ·参考输出的生成 | 第43-44页 |
| ·验证平台的构造 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第6章 总结与展望 | 第46-48页 |
| ·课题研究的总结 | 第46页 |
| ·扩展与展望 | 第46-48页 |
| 参考文献 | 第48-51页 |
| 致谢 | 第51-52页 |
| 附录1 攻读学位期间发表的论文 | 第52页 |