频率综合器中分频器的研究
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第7-11页 |
1.1 研究背景 | 第7-8页 |
1.2 国内外研究现状 | 第8-10页 |
1.2.1 国外研究现状 | 第9页 |
1.2.2 国内研究现状 | 第9-10页 |
1.3 主要研究内容和论文结构 | 第10-11页 |
第二章 频率综合器及分频器概述 | 第11-23页 |
2.1 频率综合器 | 第11-13页 |
2.1.1 鉴相器与电荷汞 | 第12页 |
2.1.2 环路滤波器 | 第12页 |
2.1.3 压控振荡器 | 第12-13页 |
2.2 分频器 | 第13-18页 |
2.2.1 分频器的结构及工作原理 | 第13-14页 |
2.2.2 带双模前置分频的频率综合器 | 第14-15页 |
2.2.3 双模前置分频器 | 第15-18页 |
2.3 分频器的单元结构 | 第18-23页 |
2.3.1 真单相时钟结构 | 第18-20页 |
2.3.2 差分结构 | 第20-21页 |
2.3.3 模拟结构 | 第21-23页 |
第三章 MCML电路 | 第23-35页 |
3.1 MCML电路结构及工作原理 | 第23-25页 |
3.1.1 MCML电路的基本结构 | 第23-25页 |
3.1.2 MCML电路的工作原理 | 第25页 |
3.2 MCML电路的等效模型 | 第25-32页 |
3.2.1 MOSFET模型 | 第25-28页 |
3.2.2 MCML电路等效模型 | 第28-29页 |
3.2.3 MCML电路主要性能参数 | 第29-32页 |
3.3 MCML电路的优点及设计难点 | 第32-35页 |
3.3.1 MCML电路的优点 | 第32-33页 |
3.3.2 MCML电路的设计难点 | 第33-35页 |
第四章 MCML单元电路设计 | 第35-47页 |
4.1 MCML反相器的设计 | 第35-39页 |
4.2 MCML逻辑门的设计 | 第39-42页 |
4.3 MCML锁存器的设计 | 第42-45页 |
4.4 MCMLD触发器的设计 | 第45-47页 |
第五章 MCML分频器设计 | 第47-55页 |
5.1 分频器电路的总体结构 | 第47-48页 |
5.2 基于MCML分频器电路的实现 | 第48-54页 |
5.2.1 同步分频器的设计 | 第48-51页 |
5.2.2 异步分频器的设计 | 第51-53页 |
5.2.4 分频器电路的设计与仿真 | 第53-54页 |
5.3 参数比较 | 第54-55页 |
第六章 MCML分频器版图 | 第55-59页 |
6.1 版图设计中考虑的因素 | 第55-56页 |
6.1.1 器件匹配性的考虑 | 第55-56页 |
6.1.2 天线效应问题的考虑 | 第56页 |
6.1.3 衬底耦合问题的考虑 | 第56页 |
6.2 MCML分频器基本单元的版图设计 | 第56-58页 |
6.3 MCML分频器电路的版图设计 | 第58-59页 |
第七章 总结 | 第59-61页 |
致谢 | 第61-62页 |
主要参考文献 | 第62-67页 |
附录 | 第67-68页 |