基于DMD的偏振目标模拟技术
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 论文研究的目的和意义 | 第8页 |
1.2 国内外研究现状 | 第8-10页 |
1.3 论文内容安排 | 第10-12页 |
第2章 基于DMD的偏振目标模拟技术 | 第12-20页 |
2.1 目标模拟技术 | 第12-13页 |
2.1.1 电阻阵列 | 第12-13页 |
2.1.2 DMD | 第13页 |
2.2 基于DMD的数字光处理技术 | 第13-15页 |
2.2.1 DMD工作原理 | 第13-15页 |
2.2.2 DLP技术 | 第15页 |
2.3 偏振光学 | 第15-18页 |
2.3.1 偏振光数学表达方法 | 第16-18页 |
2.3.2 偏振光获取方法 | 第18页 |
2.4 基于DMD的偏振目标模拟技术 | 第18-19页 |
2.5 本章小结 | 第19-20页 |
第3章 系统总体与硬件电路设计 | 第20-32页 |
3.1 系统总体设计 | 第20-21页 |
3.2 系统总体控制模块设计 | 第21-23页 |
3.2.1 微处理器设计 | 第21-22页 |
3.2.2 串口通信设计 | 第22-23页 |
3.2.3 按键控制设计 | 第23页 |
3.3 DMD模块设计 | 第23-31页 |
3.3.1 FPGA外围电路 | 第23-24页 |
3.3.2 JTAG下载接口 | 第24-25页 |
3.3.3 USB接口设计 | 第25页 |
3.3.4 DDR 3SDRAM设计 | 第25-27页 |
3.3.5 DLPC410电路设计 | 第27-29页 |
3.3.6 DLPR410电路设计 | 第29页 |
3.3.7 DLPA200电路设计 | 第29页 |
3.3.8 DLP7000电路设计 | 第29-31页 |
3.4 本章小结 | 第31-32页 |
第4章 系统软件设计 | 第32-48页 |
4.1 系统总体设计流程 | 第32-33页 |
4.2 DMD初始化过程和起止操作 | 第33页 |
4.3 系统时钟匹配 | 第33-35页 |
4.4 DDR3 SDRAM数据缓存 | 第35-41页 |
4.4.1 DDR3初始化 | 第35-37页 |
4.4.2 DDR3写操作 | 第37-39页 |
4.4.3 DDR3读操作 | 第39页 |
4.4.4 DDR3仿真 | 第39-41页 |
4.5 DLPC410数据处理 | 第41-44页 |
4.6 DLPA200与DLP7000数据处理 | 第44-46页 |
4.7 DMD器件投放成像 | 第46-47页 |
4.8 本章小结 | 第47-48页 |
第5章 实验与结论 | 第48-53页 |
5.1 基于DMD的偏振目标模拟装置实验 | 第48-51页 |
5.2 实验结果 | 第51页 |
5.3 实验结论分析 | 第51-53页 |
总结与展望 | 第53-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-58页 |
附录 | 第58页 |