中文摘要 | 第3-4页 |
英文摘要 | 第4-5页 |
1 绪论 | 第8-17页 |
1.1 课题的研究背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-15页 |
1.2.1 设备信息采集与控制技术的国内外研究现状 | 第9-10页 |
1.2.2 嵌入式系统的研究现状 | 第10-11页 |
1.2.3 串行总线的发展现状 | 第11-14页 |
1.2.4 国内外研究现状分析 | 第14-15页 |
1.3 课题研究的目的意义和课题来源 | 第15-16页 |
1.3.1 课题研究的目的意义 | 第15-16页 |
1.3.2 课题研究来源 | 第16页 |
1.4 论文的主要研究内容 | 第16页 |
1.5 本章小结 | 第16-17页 |
2 设备信息采集与控制系统的分析和方案设计 | 第17-25页 |
2.1 I~2S总线在设备信息采集与控制系统中的应用 | 第17-19页 |
2.1.1 系统终端数据传输I~2S总线的选择 | 第17-18页 |
2.1.2 基于I~2S总线的设备信息采集与控制系统的特点 | 第18-19页 |
2.2 基于I~2S总线设备信息采集与控制系统的功能需求描述 | 第19页 |
2.3 基于I~2S总线设备信息采集与控制系统的方案设计 | 第19-24页 |
2.3.1 系统终端的硬件体系架构设计 | 第19-21页 |
2.3.2 系统终端的操作系统选型 | 第21-23页 |
2.3.3 系统终端的软件架构设计 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
3 基于多媒体串行总线设备信息采集与控制系统的关键技术研究 | 第25-40页 |
3.1 基于I~2S总线的设备信息采集技术硬件设计 | 第25-29页 |
3.1.1 I~2S总线接口模块简介 | 第25-26页 |
3.1.2 基于I~2S总线的设备信息采集的硬件设计 | 第26-28页 |
3.1.3 上行数据与下行数据在I~2S总线通信中左右声道的选择 | 第28-29页 |
3.2 I~2S数据通信中DMA模块的研究 | 第29-33页 |
3.2.1 DMA缓冲区的设计 | 第29-31页 |
3.2.2 DMA控制流程与相关代码 | 第31-33页 |
3.3 I~2S总线驱动的研究与实现 | 第33-37页 |
3.3.1 Windows CE音频驱动的特点 | 第34-35页 |
3.3.2 I~2S总线驱动的实现 | 第35-37页 |
3.4 基于I~2S总线设备信息采集与控制系统对外设自识别的研究 | 第37-39页 |
3.5 本章小结 | 第39-40页 |
4 基于多媒体串行总线设备信息采集与控制系统的实现与测试 | 第40-65页 |
4.1 系统上下位机I~2S通信的实现 | 第40-49页 |
4.1.1 系统中上下位机I~2S通信协议与接口分析 | 第40-43页 |
4.1.2 上下位机I~2S总线数据传输的可靠性分析与实现 | 第43-49页 |
4.2 Windows CE的应用软件开发和操作系统的移植 | 第49-57页 |
4.2.1 系统终端应用软件层的实现 | 第49-53页 |
4.2.2 Windows CE系统中BSP的移植 | 第53-54页 |
4.2.3 BootLoader的开发和移植 | 第54-57页 |
4.3 设备信息采集系统终端的开发和测试 | 第57-62页 |
4.4 应用实例 | 第62-64页 |
4.5 本章小结 | 第64-65页 |
5 结论 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-69页 |
附录 | 第69页 |
A. 攻读硕士学位期间从事的主要科研工作 | 第69页 |
B. 作者在攻读硕士学位期间所获奖励 | 第69页 |