基于FPGA的TCP/IP数据通信的设计与应用
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景 | 第9页 |
1.2 TCP/IP的发展概况 | 第9-10页 |
1.3 FPGA 开发流程 | 第10-11页 |
1.4 论文的主要工作 | 第11-12页 |
1.5 论文的章节介绍 | 第12-13页 |
第二章 TCP/IP协议简介 | 第13-25页 |
2.1 引言 | 第13页 |
2.2 TCP/IP协议的体系结构 | 第13-16页 |
2.2.1 TCP/IP协议栈 | 第13-14页 |
2.2.2 TCP/IP通信过程 | 第14-15页 |
2.2.3 TCP/IP数据包的封装 | 第15页 |
2.2.4 TCP/IP数据包解封装 | 第15-16页 |
2.3 以太网的数据链路层 | 第16-17页 |
2.3.1 MAC 帧格式 | 第16-17页 |
2.3.3 CSMA/CD协议 | 第17页 |
2.4 网络层协议 | 第17-20页 |
2.4.1 IP协议 | 第18-19页 |
2.4.2 ARP 协议 | 第19-20页 |
2.4.3 ICMP协议 | 第20页 |
2.5 运输层协议 | 第20-24页 |
2.5.1 UDP 协议 | 第20-21页 |
2.5.2 TCP 协议 | 第21-24页 |
2.6 本章小结 | 第24-25页 |
第三章 TCP/IP协议栈的FPGA设计 | 第25-30页 |
3.1 模块划分 | 第25-27页 |
3.2 控制与状态寄存器 | 第27页 |
3.3 TCP 模块 | 第27-28页 |
3.4 UDP 模块 | 第28页 |
3.5 IP模块 | 第28-29页 |
3.6 ICMP模块 | 第29页 |
3.7 ARP 模块 | 第29页 |
3.8 本章小结 | 第29-30页 |
第四章 MAC控制器的FPGA设计 | 第30-44页 |
4.1 简述 | 第30-31页 |
4.2 以太网MAC 发送模块 | 第31-37页 |
4.2.1 CRC模块(eth_crc32) | 第31-32页 |
4.2.2 随机数生成模块(rand_gen) | 第32-34页 |
4.2.3 计数模块 | 第34页 |
4.2.4 发送状态机 | 第34-37页 |
4.3 以太网MAC 接收模块 | 第37-40页 |
4.4 MAC 状态寄存器 | 第40页 |
4.5 以太网MAC 控制模块 | 第40页 |
4.6 MII管理模块 | 第40-42页 |
4.7 时钟模块 | 第42页 |
4.8 MAC 与网络层接口模块 | 第42-43页 |
4.9 本章小结 | 第43-44页 |
第五章 系统实现 | 第44-47页 |
5.1 系统功能结构图 | 第44页 |
5.2 仿真与实现 | 第44-46页 |
5.2.1 发送数据仿真 | 第45页 |
5.2.2 接收数据仿真 | 第45-46页 |
5.2.3 板级验证 | 第46页 |
5.3 本章小结 | 第46-47页 |
第六章 总结与展望 | 第47-48页 |
6.1 总结 | 第47页 |
6.2 展望 | 第47-48页 |
参考文献 | 第48-50页 |
研究生期间发表论文 | 第50-51页 |
致谢 | 第51-52页 |
详细摘要 | 第52-56页 |