基于TMS320DM6446的视频处理硬件系统的设计与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-15页 |
1.1 引言 | 第8-9页 |
1.2 视频监控系统相关技术发展现状 | 第9-14页 |
1.2.1 嵌入式系统的发展现状 | 第9-10页 |
1.2.2 EDA 技术的发展概述 | 第10-12页 |
1.2.3 数字视频处理芯片的发展 | 第12-14页 |
1.3 研究内容及结构安排 | 第14-15页 |
第二章 系统硬件总体方案设计 | 第15-20页 |
2.1 系统功能需求分析 | 第15-16页 |
2.2 视频处理主芯片选型 | 第16-18页 |
2.3 系统硬件总体设计方案 | 第18-20页 |
第三章 视频处理系统的硬件设计 | 第20-35页 |
3.1 TMS320DM6446 的结构分析 | 第20-21页 |
3.2 视频解码模块设计 | 第21-23页 |
3.3 存储器模块设计 | 第23-26页 |
3.3.1 DDR2 模块 | 第24-26页 |
3.3.2 FLASH 模块 | 第26页 |
3.4 USB 接口模块设计 | 第26-28页 |
3.5 其他模块设计 | 第28-31页 |
3.5.1 GPIO 模块 | 第28-29页 |
3.5.2 RS232 设计 | 第29-30页 |
3.5.3 时钟电路设计 | 第30-31页 |
3.5.4 CPLD 逻辑控制模块 | 第31页 |
3.6 电源模块设计 | 第31-34页 |
3.6.1 供电模块 | 第31-33页 |
3.6.2 电源监测模块 | 第33-34页 |
3.7 本章小结 | 第34-35页 |
第四章 视频处理硬件系统的 PCB 设计 | 第35-47页 |
4.1 高速 PCB 设计流程 | 第35-36页 |
4.2 传输线理论基础 | 第36-41页 |
4.2.1 传输线原理与阻抗特性 | 第36-38页 |
4.2.2 反射与端接技术 | 第38-39页 |
4.2.3 串扰 | 第39-41页 |
4.3 阻抗控制与叠层设计 | 第41-42页 |
4.4 PCB 的布局设计 | 第42-44页 |
4.5 PCB 的布线设计 | 第44-47页 |
第五章 视频处理硬件系统的 PCB 设计仿真 | 第47-67页 |
5.1 信号完整性概述 | 第47-48页 |
5.2 仿真模型与仿真软件的选择 | 第48-49页 |
5.2.1 IBIS 模型 | 第48-49页 |
5.2.2 仿真软件的选择 | 第49页 |
5.3 本系统中的信号完整性问题 | 第49-50页 |
5.4 高速信号的布线前仿真 | 第50-61页 |
5.4.1 反射仿真 | 第50-53页 |
5.4.2 串扰仿真 | 第53-61页 |
5.5 高速信号的布线后仿真 | 第61-67页 |
5.5.1 反射仿真 | 第61-63页 |
5.5.2 串扰仿真 | 第63-67页 |
第六章 总结与展望 | 第67-68页 |
6.1 论文工作总结 | 第67页 |
6.2 工作展望 | 第67-68页 |
参考文献 | 第68-70页 |
附录 | 第70-77页 |
硕士期间参与的项目 | 第77-78页 |
致谢 | 第78页 |