摘要 | 第4-5页 |
Abstract | 第5-6页 |
目录 | 第7-9页 |
图录 | 第9-11页 |
表录 | 第11-12页 |
第一章 绪论 | 第12-20页 |
1.1 论文研究背景 | 第12-13页 |
1.2 研究现状 | 第13-17页 |
1.2.1 组阵接收技术研究概况 | 第13-14页 |
1.2.2 时延差估计技术 | 第14-15页 |
1.2.3 信号合成算法 | 第15-17页 |
1.3 论文主要工作 | 第17-20页 |
第二章 随机布局多天线信号联合时差估计 Cramer-Rao 下界 | 第20-30页 |
2.1 引言 | 第20页 |
2.2 信号模型 | 第20-22页 |
2.3 CRLB 推导 | 第22-26页 |
2.4 结果分析 | 第26-28页 |
2.5 本章小结 | 第28-30页 |
第三章 多路联合时差估计方法研究 | 第30-44页 |
3.1 引言 | 第30页 |
3.2 经典时差估计算法概述 | 第30-36页 |
3.2.1 两路时差估计算法 | 第30-31页 |
3.2.2 阵型已知的多路时差估计算法 | 第31-33页 |
3.2.3 阵型未知的多路时差估计算法 | 第33-36页 |
3.3 基于参考路扩展的多路时差估计方法 | 第36-43页 |
3.3.1 算法原理 | 第36-40页 |
3.3.2 算法性能分析 | 第40-42页 |
3.3.3 仿真验证 | 第42-43页 |
3.4 本章小结 | 第43-44页 |
第四章 时差估计与信号合成并行化处理结构设计 | 第44-56页 |
4.1 引言 | 第44页 |
4.2 深空通信链路计算 | 第44-46页 |
4.3 组阵信号合成性能评估 | 第46-48页 |
4.4 时差估计与信号合成并行化处理结构设计 | 第48-54页 |
4.4.1 并行化处理的时延差估计结构 | 第49-51页 |
4.4.2 并行化处理的信号合成结构 | 第51-54页 |
4.5 本章小结 | 第54-56页 |
第五章 多天线信号组阵合成系统设计与实现 | 第56-74页 |
5.1 引言 | 第56页 |
5.2 总体设计 | 第56-62页 |
5.2.1 组阵信号处理系统总体实现方案 | 第56-58页 |
5.2.2 基于 Qsys 的 Nios II 系统设计 | 第58-61页 |
5.2.3 FPGA 及 DSP 资源量分析 | 第61-62页 |
5.3 主要模块设计实现 | 第62-68页 |
5.3.1 参数估计模块 | 第62-63页 |
5.3.2 信号差异补偿与信号合成模块 | 第63-65页 |
5.3.3 速率变换模块 | 第65-66页 |
5.3.4 FPGA 与 DSP 接口设计与实现 | 第66-68页 |
5.4 系统测试 | 第68-73页 |
5.4.1 主要功能模块的测试 | 第69-73页 |
5.4.2 合成性能的测试 | 第73页 |
5.5 本章小结 | 第73-74页 |
第六章 总结与展望 | 第74-76页 |
致谢 | 第76-78页 |
参考文献 | 第78-84页 |
作者简历 | 第84页 |