摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景及研究意义 | 第15-16页 |
1.2 国内外研究现状 | 第16页 |
1.3 研究内容和研究成果 | 第16-17页 |
1.4 论文结构与内容 | 第17-19页 |
第二章 RFID射频通信协议与SPI接口协议 | 第19-29页 |
2.1 UHF RFID系统组成与协议分析 | 第19-24页 |
2.1.1 无源UHF RFID系统组成 | 第19-20页 |
2.1.2 射频通信协议分析 | 第20-23页 |
2.1.3 协议层通信分析 | 第23-24页 |
2.2 SPI协议与时序分析 | 第24-27页 |
2.2.1 SPI协议 | 第24-25页 |
2.2.2 SPI时序 | 第25-27页 |
2.3 小结 | 第27-29页 |
第三章 支持SPI接口的射频识别芯片核低功耗设计 | 第29-53页 |
3.1 支持SPI接口的数字基带设计 | 第29-34页 |
3.1.1 数字基带架构设计 | 第29-31页 |
3.1.2 数字基带的功能模块设计 | 第31-34页 |
3.2 CMOS电路低功耗技术的基本理论知识 | 第34-39页 |
3.2.1 功耗构成 | 第34-35页 |
3.2.2 动态功耗 | 第35-37页 |
3.2.3 静态功耗 | 第37-39页 |
3.3 支持SPI接口芯片核的低功耗设计 | 第39-47页 |
3.3.1 门控时钟 | 第39-40页 |
3.3.2 基于Encounter优化时钟树的低功耗设计 | 第40-46页 |
3.3.3 基于Encounter优化连线负载电容的低功耗设计 | 第46-47页 |
3.4 支持SPI接口数字基带功耗与面积分析 | 第47-51页 |
3.4.1 基带的功耗分析 | 第47-49页 |
3.4.2 基带的面积分析 | 第49-50页 |
3.4.3 集成SPI接口对基带功耗的影响 | 第50-51页 |
3.5 小结 | 第51-53页 |
第四章 支持SPI接口的芯片核实现与验证 | 第53-71页 |
4.1 支持SPI接口芯片核的物理实现 | 第53-64页 |
4.1.1 数据准备 | 第54页 |
4.1.2 布局规划 | 第54-56页 |
4.1.3 时序检查 | 第56-57页 |
4.1.4 布局标准单元 | 第57-58页 |
4.1.5 时钟树综合 | 第58-61页 |
4.1.6 布线 | 第61-63页 |
4.1.7 可制造性设计 | 第63-64页 |
4.1.8 数据输出 | 第64页 |
4.2 支持SPI接口芯片核的时序验证和物理验证 | 第64-67页 |
4.2.1 时序验证 | 第64-66页 |
4.2.2 物理验证 | 第66-67页 |
4.3 基于接口协议芯片核的仿真与验证 | 第67-70页 |
4.3.1 SPI接口模块仿真验证 | 第67-68页 |
4.3.2 芯片核的仿真与验证 | 第68-70页 |
4.4 小结 | 第70-71页 |
第五章 总结 | 第71-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-77页 |
作者简介 | 第77-78页 |