基于TMS320C6678的雷达信号处理系统软件设计与实现
摘要 | 第5-6页 |
abstract | 第6页 |
第1章 绪论 | 第9-15页 |
1.1 本文研究背景及意义 | 第9-10页 |
1.2 国内外发展状况 | 第10-14页 |
1.2.1 雷达技术的发展 | 第10页 |
1.2.2 芯片技术的发展及选型 | 第10-14页 |
1.3 章节安排 | 第14-15页 |
第2章 雷达信号处理机设计原理 | 第15-28页 |
2.1 雷达信号处理系统概述 | 第15-16页 |
2.2 数字下变频原理 | 第16-17页 |
2.3 脉冲压缩原理 | 第17-22页 |
2.3.1 相位编码信号 | 第18-19页 |
2.3.2 速度补偿 | 第19-20页 |
2.3.3 匹配滤波原理 | 第20-22页 |
2.4 动目标检测 | 第22-26页 |
2.4.1 多普勒原理 | 第23-25页 |
2.4.2 二维回波数据矩阵的MTD处理 | 第25-26页 |
2.5 恒虚警检测 | 第26-27页 |
2.6 本章小结 | 第27-28页 |
第3章 雷达信号处理硬件系统设计与实现 | 第28-47页 |
3.1 硬件系统设计 | 第28-32页 |
3.1.1 设计要求 | 第28-30页 |
3.1.2 信号处理板功能模块 | 第30-32页 |
3.2 器件选型 | 第32-35页 |
3.2.1 DSP芯片介绍 | 第32-34页 |
3.2.2 FPGA芯片介绍 | 第34-35页 |
3.3 通信接口设计 | 第35-46页 |
3.3.1 SRIO接口设计 | 第35-41页 |
3.3.2 EMIF接口设计 | 第41-44页 |
3.3.3 UART接口设计 | 第44-46页 |
3.4 本章小结 | 第46-47页 |
第4章 雷达信号处理软件系统设计与实现 | 第47-65页 |
4.1 软件设计框架 | 第47-56页 |
4.1.1 程序拓扑结构 | 第47-49页 |
4.1.2 信号处理系统的命令流与数据流 | 第49-56页 |
4.2 信号处理软件设计与实现 | 第56-64页 |
4.2.1 SYS/BIOS | 第56-59页 |
4.2.2 软件系统设计与实现 | 第59-64页 |
4.3 本章小结 | 第64-65页 |
总结 | 第65-66页 |
参考文献 | 第66-68页 |
致谢 | 第68页 |