| 致谢 | 第5-6页 |
| 摘要 | 第6-7页 |
| ABSTRACT | 第7-8页 |
| 目录 | 第9-11页 |
| 1 引言 | 第11-15页 |
| 1.1 研究背景 | 第11-12页 |
| 1.2 国内外研究现状 | 第12-13页 |
| 1.3 论文创新点 | 第13-15页 |
| 2 多元LDPC码编译码原理 | 第15-23页 |
| 2.1 域元素 | 第15-16页 |
| 2.2 LDPC码介绍 | 第16-17页 |
| 2.3 LDPC码编码 | 第17-18页 |
| 2.4 LDPC码译码 | 第18-21页 |
| 2.5 XILINX KC705开发板介绍 | 第21-23页 |
| 3 多元LDPC码编码器 | 第23-47页 |
| 3.1 域运算 | 第23-30页 |
| 3.1.1 域运算理论研究 | 第23-26页 |
| 3.1.2 域运算的硬件实现研究 | 第26-30页 |
| 3.2 多元LDPC码编码器 | 第30-42页 |
| 3.2.1 基于FSM的串行多元LDPC编码器 | 第30-35页 |
| 3.2.2 基于流水线结构的并行多元LDPC编码器 | 第35-42页 |
| 3.3 部分并行编码器 | 第42-45页 |
| 3.4 小结 | 第45-47页 |
| 4 多元LDPC码译码器 | 第47-75页 |
| 4.1 译码器模块综述 | 第47-52页 |
| 4.1.1 IMS-2算法简介 | 第47-50页 |
| 4.1.2 译码器模块 | 第50-52页 |
| 4.2 IMS-2多元LDPC码译码器结构 | 第52-72页 |
| 4.2.1 初始化 | 第52-55页 |
| 4.2.2 校验 | 第55-60页 |
| 4.2.3 校验节点更新 | 第60-68页 |
| 4.2.4 变量节点更新 | 第68-70页 |
| 4.2.5 译码 | 第70-72页 |
| 4.3 基于IMS-2的多LDPC码译码器的实现 | 第72-73页 |
| 4.4 小结 | 第73-75页 |
| 5 结论 | 第75-77页 |
| 参考文献 | 第77-81页 |
| 作者简历及攻读硕士学位期间取得的研究成果 | 第81-85页 |
| 学位论文数据集 | 第85页 |