中文摘要 | 第6-10页 |
致谢 | 第10-11页 |
论文完成的主要工作 | 第11-13页 |
第一章 绪论 | 第13-32页 |
1.1 课题的提出 | 第13-15页 |
1.2 技术与发展现状综述 | 第15-30页 |
1.2.1 实时数字信号处理技术综述 | 第15-19页 |
1.2.2 并行数字信号处理技术综述 | 第19-24页 |
1.2.3 VXI虚拟仪器技术综述 | 第24-28页 |
1.2.4 国内外支持DSP并行处理的虚拟仪器发展现状 | 第28-30页 |
1.3 主要研究内容与论文结构 | 第30-32页 |
1.3.1 主要研究内容 | 第30页 |
1.3.2 论文结构 | 第30-32页 |
第二章 多功能插板式VXI仪器平台的实现 | 第32-68页 |
2.1 模块化的多功能技术实现方法 | 第32-35页 |
2.1.1 VXI总线多功能模块的实现形式 | 第32-33页 |
2.1.2 DSP并行处理模块的实现形式 | 第33-34页 |
2.1.3 多功能插板式VXI仪器平台的设计思想 | 第34-35页 |
2.2 VVP平台硬件构成 | 第35-45页 |
2.2.1 VVP平台总体结构 | 第35-36页 |
2.2.2 VVP高速局部总线 | 第36-45页 |
2.2.2.1 多处理机数传总线DTB | 第36-42页 |
2.2.2.2 双层中断控制总线INTB | 第42-43页 |
2.2.2.3 信号连接通道SLC | 第43页 |
2.2.2.4 应用总线发生模块UB | 第43-45页 |
2.3 VVP基板控者逻辑的设计 | 第45-68页 |
2.3.1 器件寻址模块与配置寄存器实现功能 | 第46-52页 |
2.3.1.1 A16寄存器区 | 第47-50页 |
2.3.1.2 A32存储区 | 第50-52页 |
2.3.2 VXI-VVP数据传输控制接口模块 | 第52-64页 |
2.3.2.1 基本数传模块 | 第54-60页 |
2.3.2.2 A32外设的块传输模块 | 第60-61页 |
2.3.2.3 VIR中断发生与应答模块 | 第61-64页 |
2.3.3 VVP同步地址发生模块 | 第64-66页 |
2.3.4 VVP控者模块的逻辑实现 | 第66-68页 |
第三章 基于SHARC的VVP功能子系统的实现 | 第68-96页 |
3.1 VVP功能子系统的基本实现模式 | 第68-88页 |
3.1.1 VXI多功能子系统模块的实现模式 | 第68页 |
3.1.2 VVP功能子系统模块的基本实现模式 | 第68-78页 |
3.1.2.1 SHARC的总线与存储区概述 | 第69-71页 |
3.1.2.2 VVP系统处理器的内存管理策略 | 第71-74页 |
3.1.2.3 VVP功能子系统存储区地址全透明映射策略 | 第74-75页 |
3.1.2.4 VVP系统的处理器DMA控制访问方式 | 第75-78页 |
3.1.3 VVP插板功能模块的基本实现模式 | 第78-88页 |
3.1.3.1 概述 | 第78-84页 |
3.1.3.2 VVP程控SCP插板子系统的设计方法 | 第84-88页 |
3.2 基于SHARC的VVP多处理器功能子系统设计 | 第88-96页 |
3.2.1 基于共享存储器的多SHARC并行处理系统 | 第88-91页 |
3.2.2 分布式多SHARC并行处理系统 | 第91-96页 |
3.2.2.1 VVP平台的并行SLC通道(链路口)控制 | 第92-93页 |
3.2.2.2 基于数据流的多SHARC并行处理系统 | 第93-94页 |
3.2.2.3 群式多SHARC并行处理系统 | 第94页 |
3.2.2.4 SIMD的多SHARC并行处理系统 | 第94-96页 |
第四章 多SHARC系统并行性能分析及数据块并行处理策略的应用 | 第96-122页 |
4.1 基于SHARC的并行处理方法的研究 | 第96-107页 |
4.1.1 并行处理的基本研究内容 | 第96-100页 |
4.1.1.1 并行算法的性能指标 | 第96-97页 |
4.1.1.2 加速比性能定律 | 第97-100页 |
4.1.2 基于SHARC的VVP应用系统并行性能分析 | 第100-107页 |
4.1.2.1 流水线技术概述 | 第100-102页 |
4.1.2.2 SHARC系统的流水线并行处理层次 | 第102-104页 |
4.1.2.3 多SHARC系统的并行处理性能分析 | 第104-107页 |
4.2 基于SHARC的数据块并行处理策略 | 第107-122页 |
4.2.1 问题的提出 | 第107-108页 |
4.2.2 基于环网的多SHARC系统结构 | 第108-109页 |
4.2.3 系统调度模型和算法性能评价规则 | 第109-122页 |
4.2.3.1 块并行处理调度模型 | 第109-112页 |
4.2.3.2 块并行处理算法评价模型 | 第112-113页 |
4.2.3.3 块并行处理策略在数字滤波算法中的应用 | 第113-118页 |
4.2.3.4 FIR滤波器并行算法的模拟验证 | 第118-122页 |
第五章 多SHARC程控仪器的监控程序导入控制及设计方法的研究 | 第122-140页 |
5.1 VVP系统DSP监控程序的导入方法 | 第122-129页 |
5.1.1 SHARC处理器的导入模式 | 第122-126页 |
5.1.1.1 导入程序的生成 | 第123-124页 |
5.1.1.2 常规的Host导入过程 | 第124-126页 |
5.1.2 VVP系统监控程序DirectHost导入方法的实现 | 第126-129页 |
5.2 基于Petri网理论程控仪器监控程序的设计方法 | 第129-140页 |
5.2.1 问题的提出 | 第129-131页 |
5.2.2 基本的设计方法 | 第131-140页 |
5.2.2.1 基于消息的VVP仪器程序流程的控制 | 第131页 |
5.2.2.2 Petri网理论简介 | 第131-133页 |
5.2.2.3 基于单任务的VVP程控仪器监控程序的建模与分析 | 第133-136页 |
5.2.2.4 基于Petri网的VVP主监控程序的具体实现方法 | 第136-140页 |
第六章 VVP虚拟仪器的软件结构及设计方法 | 第140-156页 |
6.1 VVP虚拟仪器软件结构 | 第140-145页 |
6.1.1 仪器驱动程序概述 | 第140-142页 |
6.1.2 VISA概述 | 第142-143页 |
6.1.3 VVP虚拟仪器系统软件结构 | 第143-145页 |
6.2 VVP虚拟仪器软件的设计方法 | 第145-156页 |
6.2.1 VVP仪器驱动程序的设计 | 第145-151页 |
6.2.1.1 驱动程序的设计原则与方法 | 第145-148页 |
6.2.1.2 驱动程序功能面板文件的结构与设计 | 第148-149页 |
6.2.1.3 知识库文件的结构与设计 | 第149-151页 |
6.2.2 VVP仪器模块的软面板设计 | 第151-154页 |
6.2.3 图形化的VVP仪器应用程序设计方法 | 第154-156页 |
第七章 结论与展望 | 第156-158页 |
7.1 结论 | 第156-157页 |
7.2 展望 | 第157-158页 |
参考文献 | 第158-165页 |
作者攻博期间完成的论文及科研工作 | 第165-166页 |